

# 1. 超小型半導体産業システム・ミニマルファブ

# 1. Ultra-Small Semiconductor Industrial System: Minimal Fab

原 史 朗<sup>1,2)</sup>

HARA Shiro<sup>1, 2)</sup>

<sup>1)</sup>国立研究開発法人産業技術総合研究所,<sup>2)</sup>一般社団法人ミニマルファブ推進機構

(原稿受付:2020年7月26日)

ハーフインチウェハを用い,新たに開発した局所クリーン化技術を装備してクリーンルームを不要とした超 小型デバイス製造システムであるミニマルファブについて,その概略を述べる.ミニマルファブでは,工場投資 額を従来の1/1,000にすることから,多品種少量デバイスの製造に大変適している.同時に,デバイスプロセスス ピードが実質的に2桁速いことから,デバイス,材料,物理現象の研究とその応用開発に対しても,ミニマルファ ブは極めて有効である.ミニマルファブでは,実効面積約1 cm<sup>2</sup>という小さなウェハを用いるため,プロセス反応 場のデメンジョンが既存の大口径プロセスとは全く異なる.このため,プラズマプロセスについては,ミニマル ファブにおいて大いなる革新がなされようとしている.本章では主にミニマルファブの概要を述べ,続く各稿に おいて,ミニマルファブを用いたプラズマ応用の実際が述べられる.

# Keywords:

Minimal Fab, semiconductor production, plasma, MOS, MEMS, plasma etching, sputtering

# 1.1 はじめに

集積回路が発明されて以来[1,2],半導体デバイスの価 値向上は微細加工とウェハの大口径化によって担われてき た. 微細加工はスケーリング則[3]によって素子サイズを 1/k に微細化させると,集積回路の基本性能である素子の 演算速度は k 倍に高速化する.大口径化については,有名 なムーアの法則「半導体産業のニーズとそれに答える工場 生産においては,1.5年から2年で,集積回路の機能(トラ ンジスタ数等)が倍になる.」[4]がムーアによって提唱さ れた.これに依拠して集積回路の素子数を増やすことで機 能を向上させ,機能が高まれば応用先も増えるため,市場 を永続的に拡大することができるであろう.この大方針に 沿って,この半世紀の長きにわたり,3年に一度の微細化 と約10年に一度の大口径化が行われてきた.

しかし2000年以降,微細化と大口径化が研究開発と工場 設備投資の増大を招いて企業経営を圧迫するようになり, その投資に見合う売上と利益を確保できない企業が続出した.僅かな勝ち組以外は儲からずに撤退する状況に陥った.その勝ち組は設備投資をさらに加速するために,大量に売れるデバイスだけを作るようになった.このため,2010年頃からは少量しか必要とされないデバイスはビジネス的に製造が困難な状況に陥っている.

また、半導体に関わる研究開発においても、クリーン ルームとそこに設置する装置群、そしてオペレータと運 営、これらにかかる費用が莫大なものになっており、かつ 技術の熟成に膨大な時間が必要で、創造された新しい技術 を実用に供することが極めて困難な、保守的な産業構造と なってしまった.トップ企業のインテルですら、最先端の デザインルールでの工場生産についていけなくなっている のが現状である.このため、たとえば新しいプラズマ技術 が生み出されても、それを半導体分野で使うことはほとん どあり得ない状況にある.

National Institute of Advanced Industrial Science and Technology (AIST), Minimal Fab Promoting Organization

author's e-mail: shiro-hara@aist.go.jp

以上述べた半導体産業の重大な課題は、研究開発と設備、それに生産に莫大な費用がかかることによって引き起こされた.そこで、我々は2008年の段階で、投資額を劇的に縮小する超小型半導体製造システムであるミニマルファブを提案した[5,6].このシステムは1990年代に著者が開発していたガス遮断型局所クリーン化環境制御技術[7]を発展させたもので、実際に、クリーンルームを不要とすることを実現した[8,9].現在では、プロセス装置と分析装置で約50種に及ぶミニマルファブ装置が開発され、ディスクリートデバイス、CMOS(Complementary Metal-Oxide Semiconductor)簡易集積回路、MEMS(Micro Electro-Mechanical System)センサー、パッケージ等の試作ができるようになっている.図1は産業技術総合研究所(産総研)



図1 産業技術総合研究所のミニマルファブ.

にあるミニマルファブの写真である.2018年からはパッ ケージに関して民間のミニマルファブを活用した試作ファ ウンドリが受注試作を始めている.

# 1.2 ミニマルファブの定義と特長

ミニマルファブは,次の3つの基本要素を持っている [10].①直径12.5 mm (約ハーフインチ)のウェハ,②人サ イズ(H144 cm×W30 cm×D45 cm)のプロセス装置,③ クリーンルームを不要とする局所クリーン化搬送システム である(図2).以上の3つの要素によって,半導体工場の 設備投資額をおよそ1/1,000 にする.ウェハ面積も直径 300 mmの現行ウェハと比べておよそ1/1,000 であるか ら,単位面積当たりの投資額が変わるわけではない.重要 なことは,1/1,000の投資額で1ラインできるということで ある[11].20 m四方の部屋があれば200台は入ってしまう とても小さなラインになる.搬送系とプロセス室を含むシ ステム全体がシンプルに設計されており,その分試作や生 産にかかる時間は極めて速くなる.

また、開発と生産効率を高めるため、ミニマルファブの 多くの部分は、標準化されている.標準化されているのは、 (1)ウェハ(図2①)、(2)ウェハロード前室システム PLAD (Particle-Lock Air-tight Docking system)(図2③) とその制御ソフトウェア、それにゲートバルブ、(3)タッ チパネルと装置制御コントローラ及びそのシステムソフト ウェア、(4)筐体(先に述べた人サイズ)(図2②)、(5) ユーティリティ(供給はAC100V,圧力空気、窒素だけ. 排出は、筐体内で除害されたクリーン気体だけ)、(6)原料 の固体、液体、ガスは全てカートリッジ式として、筐体内 にセットする.僅かハーフインチの熱容量であるから、装



図2 ミニマルファブの基本3要素:①0.5"ウェハ、②人サイズの装置、③局所クリーン化搬送システム.

置全体のエネルギー消費は小さく,従って冷却水は供給し ない.(7)外部とのネットワーク通信方式,外部制御方式. このほか,標準化されているわけではないが,ミニマル ファブのために特に開発された多くの超小型部品(超小型 バルブ,超小型マスフローコントローラ,プラズマ装置向 け圧力制御弁等)などは,ガスを用いる装置で利用されて いる[12].部材,装置,プロセス,デバイス,システムの 技術領域で,合計79件の特許出願をしており,ほとんどの 出願は登録されつつある.

# 1.3 ミニマルファブを用いたデバイスの開発と製造

2011年にミニマルファブのリソグラフィシステムのプロ トタイプが開発された[9]. ミニマルファブ・リソグラ フィシステムでは、光描画によるマスクレス露光装置を用 いており、マスクが不要で塗布-露光-現像はおよそ15分で 実行できる. クリーンルームも用いないので, ユーザはク リーンスーツに着替える必要も無く、ウェハ洗浄も含め て、1時間あれば、リソグラフィの一連の作業を済ませる ことができる. その1年後の2012年に, MEMSの基本構造 であるカンチレバー型のアクチュエータの開発に成功した (図3). ここでは、ミニマルファブは洗浄とリソグラフィ システムだけを用い、それ以外のプロセスは、通常の大型 ウェハを用いる大型装置(本章ではこれをメガファブ装置 と称する)にハーフインチウェハを入れてプロセッシング した. このミニマルファブとメガファブの複合型プロセス をハイブリッドプロセスと呼ぶ[10]. ハイブリッドプロセ スが可能になったことで、ミニマルファブで全ての装置が そろっていなくても,不足分をメガファブ装置で補うこと ができることとなり、その時点から、ミニマルファブは事 実上の実用システムとなった.ただし、メガファブ装置は、 ウェハ導入と取り出しなどで段取り換えや真空排気、セッ トアップなどに時間がかかる.このため、ミニマル装置利 用率が低く、つまりメガ装置の利用率が高いほど、試作や 開発に時間がかかる.上述のカンチレバーのミニマル装置 利用率は、2012年当時27%であった. 試作にかかった日数 は、およそ3ヶ月である.しかし、ここで特質すべきこと は、上記3ヶ月という期間は一回の試作の期間であって、 一度も作り直しをしなかったことにある. なぜなら、ミニ マルファブでは、マスクレスのために、複数リソグラフィ 工程の途中で,前のパターニングの寸法のずれがあれば, 次のパターニングでそのパターン寸法の修正を CAD でそ の場で行って、修正し、プロセスを継続できるというメ リットがあるからである. さらに、半導体工程の主要部分 であるミニマルファブのリソグラフィが15分で確実に完遂 してしまうために、デバイスプロセスで極めて失敗しにく いというメリットがある. このメリットはミニマル装置化 率が高まるほど発揮される.

2013年にpMOS (p型 Metal Oxide Semiconductor トラン ジスタ)[13], 2015年には、80工程ほどあるCMOS (pMOS と nMOS を組み合わせたトランジスタ)素子のフ ルミニマルプロセス(=ミニマル装置化率100%)での開発 に成功した(図3)[14].フルミニマルプロセスでは、 1日(8時間として)最低限20工程は実行できるので、 CMOS は4日ほどで作ることができる.これは試作ファブ



図 3 ミニマルファブで試作されたデバイス. Hybrid はミニマルファブとメガファブの混合プロセス. Full Minimal はミニマル装置だけを 用いて形成されたプロセス.

としては,過去あり得なかった高速な性能と言える.2016 年には,SOI (Silicon On Insulator) 基板を用いて,トラン ジスタの MOS 酸化膜が6 nmの先端系CMOS構造を開発し た[15].このデバイスでは,ゲート材料として,TiN とい う先端材料を用いている.2019年には,JAXA との共同開 発で,この TiN-SOI-CMOS によって,集積回路の試作に成 功した(図3)[16].

2019年には、CMOS を 1 µm という薄膜メンブレイン上 に形成し、圧力でその薄膜が変形するのを、CMOS のドレ イン電流の変化で読み取る、新しいタイプのMEMS系圧力 センサーが開発されている[17].

### 1.4 ミニマルファブの高効率性

前の節で述べたように、プロセッシングは特段の無理を しない状態で20工程/8時間程度実行できる.この他、ミ ニマルファブでは、ウェハ面積が¢300ウェハと比較し て、およそ1/1,000であり、その分材料の消費量も1/100 ~1/10,000と極めて少なくなる.製造装置1台当たりの平 均電力は、僅か250W(100V2.5A)である.産総研・つ くばのミニマルファブでは、年間5,000枚のウェハを処理 しているにもかかわらず、30台を配置した主要前工程向け 試作ルームでは、年間の装置電気代と室内空調電力を合わ せて僅か20万円(/30台)である.これはメガファブの 1/10,000程度である.家庭の電力消費と比肩しうる非常に 省エネ性が高いシステムであることがわかる.

ミニマルファブでは、ウェハとその搬送容器、そして各 装置のウェハローダーが統一されているため、オペレータ はウェハを容易にハンドリングでき、また、ウェハの装填 でのエラーが起きにくい.ミニマル装置の制御システムと タッチパネル、そしてそこに表示するユーザインター フェースは装置群全体で統一されており、エラーの出方も 統一されている.セットアップデータと装置操作指令は全 て電子化されているため、ユーザは、その装置を操作する 際、レシピメニューの中から、自分が使うレシピを選んで 指定し、Goボタンを押すだけで装置のプロセスが実行され る、先進的なフルオートシステムになっている.このため、 装置操作ミスがとても少ない上、デバイス製造中にオペ レータにかかるストレスが相当に小さい.

さらに,従来の真空装置では,ウェハの真空排気に数時 間を要するが,ミニマルファブでは真空排気室をわずか約 1 cc としたために,ミニマルシャトルを装置にセットして から僅か1分後には,メインチェンバーの反応室へロー ディングしてプラズマプロセスを開始できるという,極め て高速な性能を有する.

これらの優れたメリットのため,実際オペレータという 職業はミニマルファブでは不要となる.敢えて言えば,従 来複雑な装置の操作とレシピ開発に必須であった現場エン ジニアも必要性が低い.すなわち,リサーチャーが自らレ シピ開発し,自ら装置を操作してデバイスを製造できる. これは画期的なことであり,工場においても,ミニマル ファブではオペレータとエンジニアを大幅に削減できる. このように高効率にシステムが使えるようになると,実際 の所,開発センターというものはいらなくなる.というの は,これまで大企業では,10年に一度の直径2倍の大口径 化と3年に一度の0.7倍のデザインルールの進歩のために, 千人から一万人もの開発要員を擁して開発センターで集積 回路を開発してきた.ミニマルファブでは,大口径化とい う概念がなく,計画経済的な3年に一度のデザインルール の定期的変更も無い.開発センターは各企業におくより も,産総研なり大学,または企業において,集中的に開発 し,その成果をミニマルファブのユーザに有償提供すれば よいのである.これができるのは,装置とシステムが高い レベルで標準化されていて,技術移転が相当に容易だから である.実際,産総研で開発した,CMOS技術とパッケー ジング技術は,プロセスレシピの電子データと共に,企業 に技術移転され,既に試作ファウンドリとしてビジネスが 進められている.

#### 1.5 ミニマルファブの拓く未来

ミニマルファブが普及すると、次のような波及効果が期 待できる.

まず,大学などで生み出されたシーズである要素技術を, 大学教授自らがその技術を用いるミニマル装置を開発し, そのままデバイスを試作して世の中へアピールできるよう になる.既にミニマルファブでは,戦略的基盤技術高度化 支援事業(サポイン事業)予算(1件約1億円/3年)を 10件以上実施し,これらのサポインで取り扱った大学シー ズをミニマル装置化した実績がある.発明された新技術を 僅か3年で装置化し,実際にデバイス試作でその価値を判 断するという,過去あり得なかった非常に効率的で確実性 が格段に高い形での技術の実用化ができるようになった.

また、各大学では、これまで巨費を投じてクリーンルー ムを整備してきたが、その設備更新時期に次の投資が困難 になり、 クリーンルームの実運用能力やデバイス製造能力 が著しく低下していく問題があった. ミニマルファブで は、たとえば産総研で筆者がグループ長を務めるミニマル システムグループでは、常勤研究者6名に加えて、このグ ループで企業試作を受託して得る予算で15名のテクニカル スタッフを雇用している. このクラスの陣容で, 全てのミ ニマル装置群(約30種)の開発とCMOS, MEMS, パッ ケージングのコア技術開発と、多くの試作、共同研究、そ してミニマルファブの標準化作業,ユーザインターフェー スの英語化,それに、ミニマルファブの工場生産技術開発 (汚染対策や生産性向上技術開発を含む)などを行ってい る. 従来のメガファブでは数千人規模が必要な労力であ る. すなわち、ミニマルファブを用いれば、どのような大 学,研究機関であっても、その意思さえあれば、技術体系 そのものを生み出し、それを実際に実用に供するところま で推進していくことができるようになった[18]. これは, 技術開発とイノベーションのあり方を根本から変えてしま う新しい方法論である.これによって、資金力がものを 言ったメガファブから開放され、研究者は回りへの忖度な しに、実に自由に研究と開発を行うことができ、産業界お よび社会は生み出される膨大な成果を受け取ることができ

るようになる.

# 1.6 プラズマへの応用

全く新しい半導体産業システムをゼロから構築するに当 たって,最も効率が良い方法と思われることは歴史がおよ そ50年ほどかけて半導体システムを作ったとおりに、それ を10倍の速度で開発していくことである.歴史的にはエッ チングプロセスでは当初は薬液が使われたのであるから, 我々も,最初はプラズマを使わないで薬液エッチングでト ランジスタを作ることにした.このことで、プラズマダ メージという大変難しい課題を避けることができた.この おかけで、2012年にトランジスタが理想的に動作し、汚染 が極めて少ないことが実証された.この次の段階として, ウェット系の弱点であるサイドエッチングが発生しにくい ドライエッチング(プラズマエッチングの別名)を導入す ることにした. トランジスタの心臓部である MOS 構造か ら遠いところ、すなわち最初にウェハにアライメントマー クをエッチング形成する工程と、心臓部の MOS 形成後の 配線工程のレジストアッシングにプラズマを利用していっ た. これは極めてうまくいき, 界面準位が 10<sup>10</sup> states / cm<sup>2</sup> 台で、モバイルチャージはかなり少ないという点でプラズ マダメージは全く発生しなかった. 図4では, MOS 構造の CV (Capacitance - Voltage) 特性を示している. 界面準位 密度は非常に良好な値を得ており、それはすなわち、汚染 やダメージのない MOS 構造が形成できていることを意味 する.現在では、アライメントマーク形成のシリコンエッ チング、レジストアッシング、アルミニウム配線スパッタ リング, TiN ゲート形成スパッタリング, TEOS (TetraethylOrthosilicate) 形成プラズマCVDプロセスなど, 広範 囲にプラズマを用いている. なお, ひとつの重要な点は, 局所クリーン化のおかげで、ウェハ搬送中の汚染が皆無で 酸化も軽微なため、逆スパッタによるウェハクリーニング を行わなくて済むことである.実際、ミニマルファブのト



 図 4 n型シリコンウェハ上に形成した MOS 構造の CV (容量 -電圧)特性.実線は実測値で、点線は理想計算値.C<sub>ox</sub>は、 酸化膜そのものの容量.

ランジスタ工程では、逆スパッタは一切行っていない.現 行のメガシステムでは逆スパッタは当然であるということ は、すなわち人と共存する空間でのウェハ搬送で相当に酸 化と汚染が進むことを意味している.

その後、これまでにわかったことは、プラズマダメージ はデバイス工程の汚染が進むほど、そのダメージも大きく なる、ということである.実際、たとえば、一度でもエッ チング工程で、MEMS向けのAu/Niエッチングをしてしま うと、その後、完全な内部オーバーホールをしない限り、 そのエッチング装置を用いるとトランジスタは動作するこ とはない(完全なるオーバーホールをすれば再生する). 従来はプラズマ発生微粒子については問題としてきたが、 このように本来プラズマ装置には高いクリーン度が要求さ れるのである.そうでなければ、プラズマでたたき出され た壁の不純物原子が、ウェハにたたき込まれてデバイス特 性を悪化させる.

さて、ミニマルファブでは、ウェハ及びプラズマサイズ と、チェンバーサイズの関係が、既存の大型プラズマ装置 とは全く異なる.具体的には、これまでの実用半導体装置 では、ウェハがたとえば¢300 mmであるとしても、チェン バーを10倍の3mとするわけにはいかないので、チェン バー径は高々60 cm程度である.このため、実際に広義の 意味でプラズマは壁に当たってしまう.もちろん、シース 領域があるので、プラズマ自体は壁に当たらないが、シー ス領域では、自己バイアスがかかるために、電子とイオン が加速されてチェンバー内壁に常時衝突している.固体物 理で言えば、これは空間電荷領域に相当する.このため、 現実のプラズマ装置では、ウェハとの反応に加え、壁との 物理、化学反応が無視できない.このことが、プラズマの 理論と現実のプラズマプロセスの現象が合わない主要な原 因となってきた.

ミニマルファブでは,装置サイズは30 cm 幅であり, チェンバーはおおよそ10 cm 程度ある.ウェハ径は ¢12.5 であるから,チェンバー内壁とウェハは4 cm程度も離れて おり,壁は無限遠近似的に理解される.要するに,ミニマ ルファブでは,比較的壁については考慮せず,ウェハとの 化学反応が支配的になっている.もちろん,ウェハステー ジとの反応は考慮しなければならないが.

また,僅か1 cm<sup>2</sup>程度のウェハ面積であるため,理想的に はプラズマパワーを \$ 300 ウェハと比較して 1/1,000 程度に できることになる.実際の所,多くのミニマル装置では, プラズマ電源のパワーは 50 W 以下で済んでいる.こうな ると,手作りでも良好な電源が開発できる.本章に続くい くつかのミニマルプラズマプロセスに関する記事の中で説 明されるプラズマ装置では,大学において設計された電源 を用いている.

ミニマルファブの場合のプラズマ周波数について,ひと つ明快な特徴がある.それは、メガシステムで良く使われ る13.56 MHzよりも高い周波数を使う方が良いということ である.ミニマルのような小さな空間では、プラズマを生 成するのに、高い周波数の方が電子の往復距離が短くなる ので電力効率が上がると考えている. 以下では,実際のミニマルファブに応用されているプラ ズマの新しい活用方法を述べる.

A. 磁気によるプラズマ閉じ込め:ミニマルファブでは, プラズマサイズが小さいため,磁気を用いたプラズマ閉じ 込めでは,積極的な適用が可能となる[19,20]. 半導体応用 ではプラズマ閉じ込めは,核融合技術のような核に関わる 巨大なエネルギーは必要なく,閉じ込めの目的は,プラズ マから発生するイオンと電子がウェハにいかないようにし て,ラジカルだけをウェハに照射することにある.である から,巨大な核融合に必要な巨大な磁場は必要なく,ミニ マルファブのサイズでも効果が発揮される.

**B. 磁気によるプラズマ流の制御**:磁力でプラズマ流 (ヘリコンプラズマ)を整形したり曲げたりする方法 [21, 22] もある. この目的の一つは,やはりイオンや電子 をウェハに当てるのを避けることにある.

C. マイクロプラズマ:面白い別の技術として,マイク ロプラズマのミニマルファブへの応用がある[23].従来技 術ではプラズマはウェハ径と同等の大きさを必要とした. しかし,ハーフインチウェハは小さいので,ビーム技術を 用いて,プラズマビームをウェハ面内でスキャンしたとし ても,現実的な時間(1分~10分程度)で,プロセッシン グを完了できる.このため,ノズルプラズマは大変有効な プラズマ技術となる.ウェハ面内のプラズマの揺らぎは, プラズマノズルのスキャンで論理的には解消できるはずで あり,実際に産総研で開発したマイクロプラズマによるシ リコンのエッチングでは面内均一性は±5%を得ている. この方法で,時間的不安定性というプラズマの本来的な欠 点を簡単に解消できてしまった.

D. 水プラズマ,水蒸気プラズマ:さらに,最近研究が盛 んになってきた、水を使ったプラズマのミニマルファブへ の応用がある[24]. 従来知られている水プラズマや水蒸気 プラズマは、高温領域で動作するものであった[25].ここ では,基本的に熱平衡的なプラズマができており,電子温 度とガス温度はほぼ同程度である.一方,新たに開発され た水蒸気プラズマでは、水中または水蒸気中でプラズマを 励起するために、高電子温度状態でありながら、ガス温度 が低いプラズマになっている. このようなプラズマは,半 導体プロセスに適している. というのは、半導体プロセス では、熱酸化膜形成プロセス以降のプロセス、とりわけ、 金属配線形成後のプロセスでは、金属が溶けたり他の部位 へ拡散しないよう、一般に300℃以下であることが求めら れるからである.開発された水蒸気プラズマ装置では,金 属配線を溶かすことなく、レジストを単位時間で蒸発させ ることに成功している[26].水しか使わないプロセスとい うのは大変理想的であり、今後、このタイプの水蒸気プラ ズマプロセスの発展が望まれる.

**E. 深掘りエッチング技術**:半導体プロセスでの効果が 発揮される別のプロセス技術として,MEMS技術などの立 体構造形成で必須の垂直深掘りエッチング技術を挙げるこ とが出来る[27,28].ミニマルファブでは,前述したよう に,チェンバーがウェハから遠いために,壁との化学反応 は,ウェハとの反応と比較して相対的に無視できる.そう なると、エッチングガスと、エッチングされた側壁保護ガ ス(フッ素系ガス)を交互にガスを供給して深掘りする、 いわゆる Bosch プロセス[29]では、ガスの排気に掛かる 時間は、計算上のレジデンスタイムである 0.1 秒程度と同 等の時間しかかからない、開発されたミニマルファブの深 掘りエッチング装置では、上記2ガスの交互照射サイクル タイムは僅か2秒であり、ガスの切換時間はおよそ 0.1 秒 である.このような高速切り替え条件では、1サイクル当 たりのエッチング量が小さくなるため、これまで交互サイ クルエッチングで生じていたエッチング速度のサイクル周 期での変化によって引き起こされる側壁の周期的凹凸(こ の凹凸はスキャロップと呼ばれる)がなくなり、極めてス トレートな深掘りエッチングが実現された(図5)[27].

F. パルスプラズマ: 堆積プロセスとして, やはり実用 に供しているのが、HiPIMS (Hi Power Impulse Magnetron Sputtering) である[30]. HiPIMS はいわばパルスプラズマ である.高電圧を掛けると、アーク放電が生じやすいが、 アーク放電が生じるまでには僅かな時間(10 µs 程度)を要 する. そこで, アーク放電が起こる前に, 電圧を切れば, 誘 起されたプラズマは穏やかなままであって、半導体プロセ スなどに適用可能になる.実際に開発されたミニマルファ ブの HiPIMS スパッタリング装置では、アーク放電がほと んど起きない. それではなぜ, これまで HiPIMS が実用に なってこなかったのか. ミニマルファブ装置では, HiPIMS 電源は最大出力 50 W である.これを面積でスケー リングすると、 \$\phi 300では、 50,000 W に換算される. 電源ロ スを考えると、電源容量は100,000 W にも達する. すなわ ち、これまでのプラズマ電源は、必要なパワーがそのサイ ズ制限から得られず、パルスプラズマではエッチング効率 が悪かったということである. ミニマルファブでは、ウェ ハサイズが小さいので、面積当たりでは十分なプラズマパ ワーを投入できるのである.

このように、ミニマルファブを用いると、今まで不可能 と思われていたり、応用が困難であった多くのプラズマ技 術が役立つようになる.



図5 ミニマルエッチング装置を用いて、シリコンを Bosch プロ セスでエッチングした構造.エッチング側面が極めて平坦 で、エッチング形状全体が極めてシャープであることがわ かる.

# 1.7 まとめ

局所クリーン化ウェハ搬送システムを用いてクリーン ルームを不要とし、ウェハを直径 12.5 mm まで縮小した半 導体製造システム・ミニマルファブが実用に供するように なった.ミニマルファブは超小型でシンプルなシステムで あるために、デバイスプロセスのスピードが非常に速く、 研究と開発、それに生産が極めて高効率になる.また、 ウェハが小さいにも関わらず相対的なチェンバーサイズが その10倍程度であるために、壁との化学反応が弱くなり、 結果として、実用プラズマプロセスでは、従来とは全く異 なる使い方ができるようになり、また、これまで実用に供 さなかったいくつものプラズマが利用可能となった.ミニ マルファブを用いて、さらに新しいプラズマ応用が拓けて いくことが期待される.

# 謝 辞

ミニマルファブは, 産総研ミニマルシステムグループの 筆者の他, 前川 仁, クンプアンソマワン, 池田伸一, 石田 夕起, 来見田淳也を中心として, およそ50社との共同事業 として開発された.本章で述べられた新たなプラズマ装置 開発では, 産総研に加えて, 東北大学と金沢大学が開発を 主導した.ここに関わった大変多くの関係者に心から感謝 申し上げる.

# 参考文献

- [1] J. Kilby, US Patent No. 3138743 (1959).
- [2] R.N. Noyce, US Patent No. 2981877 (1959).
- [3] R.H. Dennard *et al.*, IEEE J. Solid State Circuits SC-9, 256 (1974).
- [4] G. Moore, Electronics 38, 8 (1965).
- [5] ファブシステム研究会編著「21世紀型生産システム」 https://fabsystem.jp/fabsystem-report2008.pdf (2008)

- [6] 原 史朗 他:精密機械工学誌 77,249 (2011).
- [7] 原 史朗:電子材料 44,24 (2005).
- [8] 原 史朗: 真空ジャーナル 128, 16 (2010).
- [9] S. Khumpuang *et al.*, IEEJ Trans. Sens. Micromachines, 133, 272 (2013).
- [10] S. Khumpuang and S. Hara, IEEE Trans. Semi. Manuf. 28, 393 (2015).
- [11] 実用化当初の現時点では,投資額は1/100 程度であ る.将来ミニマルファブが普及すると,その装置群の量 産効果で1/1,000 へとコストダウンされる.
- [12] 前川 仁 他: フルードパワーシステム 51,156 (2020).
- [13] S. Khumpuang *et al.*, IEEE Trans. Semi. Manuf. 28, 551 (2015).
- [14] S. Khumpuang *et al.*, 2016 International Conference on IC Design and Technology (ICICDT) (2016).
- [15] Y. Liu *et al.*, Proceedings of the 16th International Conference on Nanotechnology 802 (2016).
- [16] https://global.jaxa.jp/press/2019/05/20190510a.html (2019)
- [17] Y. Liu *et al.*, 2018 IEEE Electron Devices Technology and Manufacturing Conference Proceedings of Technical Papers 131 (2018).
- [18] クンプアン ソマワン 他:応用物理 87,833 (2018).
- [19] T. Goto et al., J. Electron Device Soc. 6, 512 (2018).
- [20] 後藤哲也: プラズマ・核融合学会誌 96,557 (2020).
- [21] K. Takahashi, et. al, Vacuum, 171, 109000 (2020).
- [22] 高橋和貴: プラズマ・核融合学会誌 96,552 (2020).
- [23] 田中宏幸: プラズマ・核融合学会誌 96,538 (2020).
- [24] 石島達夫: プラズマ・核融合学会誌 96,562 (2020).
- [25] 渡辺隆行:プラズマ・核融合学会誌 95 (1), 27 (2019).
- [26] T. Ishijima, Appl. Phys. Lett. 103, 142101 (2013).
- [27] H. Tanaka et al., J. Photopolymer Sci. Tech. 32, 747 (2019).
- [28] 野澤善幸: プラズマ・核融合学会誌 96,543 (2020).
- [29] F. Laermer and A. Schilp, Germany patent DE4241045, (1992).
- [30] 小木曽久人: プラズマ・核融合学会誌 96,547 (2020).

# 小特集 革新的半導体産業システム"ミニマルファブ"におけるプラズマテクノロジー 2.マイクロプラズマ源を用いたプラズマエッチング装置

# 2. Plasma Etching Tool Using Micro-Plasma Source

田中宏幸<sup>1,2)</sup>, KHUMPUANG Sommawan<sup>1,2)</sup>, 原 史朗<sup>1,2)</sup> TANAKA Hiroyuki<sup>1,2)</sup>, KHUMPUANG Sommawan<sup>1,2)</sup> and HARA Shiro<sup>1,2)</sup> <sup>1)</sup>国立研究開発法人産業技術総合研究所,<sup>2)</sup>一般社団法人ミニマルファブ推進機構

(原稿受付:2020年5月20日)

本章では、ノズル型のマイクロプラズマ装置の開発とそのエッチング応用について述べる.マイクロプラズ マは、ガス吐出口でプラズマを発生させるが、吐出後に乱流で不安定になること、また、大口径ウェハ対応が難 しいことから、半導体製造プロセスではこれまで採用されてこなかった.一方、ハーフインチウェハを用いる超 小型デバイス製造システムミニマルファブでは、プラズマノズルをウェハ面内スキャンするのに時間がかから ず、プラズマの位置不安定性も時間積算で均一化できる上、プラズマ発生部が超小型であることから、ノズルプ ラズマは有効な手段となり得る.我々は、ノズルプラズマにウェハ上へのRFプラズマを重畳させることで、エッ チングの異方性を持たせたミニマルマイクロプラズマエッチング装置を開発し、既にデバイスプロセスに利用し ているので、その概要を報告する.

#### Keywords:

micro-plasma, Minimal Fab, etcher, nozzle, scanning

# 2.1 はじめに

通常,半導体エッチングプロセスに用いるプラズマは, 電子温度に対してガス温度が十分低い熱的非平衡状態の低 温グロー放電プラズマを用い,低圧力下でウェハ加工を 行っている.半導体では,ウェハにパターニングを施すリ ソグラフィを行う際,感光レジストを用いるために,ポリ マーであるレジストが構造を破壊されないように,レジス トをマスクにするウェハのエッチングでは,ウェハ温度が およそ130℃を越えないようにしなければならない.この ため,プラズマプロセスも低温であることが求められる. この種のプラズマでは,大容積に対して比較的均一で安定 した放電を得ることができるが,閉じた空間内に磁力や高 周波を用いたプラズマ発生源と対向電極を設置し,プラズ マ電源も大型で,全体として大掛かりで複雑な仕組みが必 要である.

これに対して,近年超小型のプラズマを必要とする超小型デバイス製造システムミニマルファブ[1-3]が開発された.ミニマルファブは,直径 12.5 mmのハーフインチウェハを用いて,最小の投資で半導体の変種・変量生産に対応さる生産システムである.そのミニマル装置 1 台の大きさは,幅 294 mm,奥行き 450 mm,高さ 1440 mm と規定されているため,プラズマ源は数センチから10センチメートル程度,プラズマ電源は大きくて 10 cm 角程度の大きさであることが望ましい.そこで,我々は小さな反応場が得られるマイクロプラズマ[4]のミニマルファブへの応用開発を行った.

# 2.1.1 マイクロプラズマ

マイクロプラズマは、三次元空間に数ミリからサブミリ 程度の微少な大きさを有するもので、高輝度 EUV(Extreme Ultra-Violet) ランプ光源[5]や、プラズマディスプ レイパネル[6]、表面改質[7]などが応用事例として近年活 発に研究されてきた.ここでマイクロプラズマを他のプラ ズマと比較してみる.図1は、プラズマの圧力 p とプラズ



図1 プラズマスケール d と圧力 P の関係における各種プラズマ 応用技術の位置付け[11,12].

 National Institute of Advanced Industrial Science and Technology, Industrial Cyber-Physical Systems Research Center

 Minimal Prototyping Research Team, TOKYO 135-0064, Japan

 corresponding author's e-mail: tanaka.hiroyuki@aist.go.jp

マの空間スケールdを取ったものである. DC 放電におけ るパッシェンの法則[8-10]によると、最小の放電開始電圧 は、プラズマ空間スケール d と圧力 p の関係だけの関数と なることが知られている.この法則によれば最小放電電圧 は、一般に pd 積が 1 Pa·m 程度[11] で得られる. たとえば サイズが0.1~1mにあたる半導体プラズマ装置では,圧力 は1~数十Pa程度がプラズマ圧力の利用領域である.マイ クロプラズマでは、ノズル径は、mm 程度であるから、こ の図に従えば、10<sup>3</sup>~10<sup>4</sup> Pa 程度の真空が適正利用領域とな りえる.しかし、実際のマイクロプラズマでは、大抵は大 気圧 (~10<sup>5</sup> Pa) で利用されている. このためマイクロプラ ズマは、時に大気圧プラズマ[12]と呼ばれている.ここで 喚起すべきことは、図1に示したパッシェンの法則の pd 積1Pa·m程度は、プラズマの着火条件であって、プラズマ を活用する空間の大きさを意味していないことである.マ イクロプラズマでは、ノズル内での着火はノズルという狭 い空間で発生するが、利用空間はノズルの外の広い空間に なっている. このため, マイクロプラズマでは, 着火およ びプラズ維持条件と、そのプラズマの利用条件は別々に考 えなければならない.

これに関連する論点は、大気圧ではガスが高密度のた め、マイクロプラズマは電子とイオンの温度がほぼ等し い、熱プラズマになりやすいということである。半導体応 用では、高分子ポリマーのフォトレジストが焦げてしまう ために、低温のプラズマを使わなくてはならない。

2.1.2 一般的なエッチングプラズマとマイクロプラズマ

一方,このような制約条件が比較的緩い状況にも関わら ず,マイクロプラズマは半導体には応用されてこなかっ た.その理由は,先に述べたように,大気圧で高温化しや すかったこと,そして,プラズマが局所的であって,大面 積ウェハに向いていなかったこと,そして,突出するガス 流にプラズマが発生するために,ガスの乱流の影響を受け やすく,プラズマの空間的な位置が時間的に揺らぐという 問題があったからである.ミニマルファブでは,少なくと も小面積であることから,ノズルまたはウェハ位置をス キャニングすることで,マイクロプラズマの欠点である不 安定性を時間的に補うことができる.また,スキャニング による時間的な積算を行うことで,ウェハ面内を均一にプ ロセッシングすることができるであろう.この基本的な方 針に沿って,マイクロプラズマを活用するとしても,次の 課題が予想される.

- (1) 圧力とノズル ウェハ間距離をどうするか.
- (2)印加電圧は直流,交流,パルスのどれにすべきか.
- (3) どのような物理的セットアップ構造とポテンシャルを ノズルとウェハ,そしてチェンバーに印加すれば良い のかがわからない.
- (4)半導体に必須の,異方性(垂直性)エッチングをどう実 現するか.
- (5)汚染問題は発生しないのか.
- (6) プラズマダメージは問題とならないのか.

以上について、半導体に対して誰も明快な結果をこれまで 出していないために、マイクロプラズマの半導体応用は極 めて,高いハードルがあった.ただ,先に述べたように,大 面積を使わないということであれば,産業応用上の第一課 題とも言えるノズルプラズマの局所性と不安定性は回避で きるのであって,後は(1)~(6)の課題を技術的にチャレン ジすればよいということになる.

#### 2.1.3 半導体での課題を解決するマイクロプラズマ

手探りでプラズマの諸条件を探ることは、膨大な実験を 行っても良好な結果が見いだせない可能性がある. そこで 我々は、マイクロプラズマの諸条件を既存の半導体プラズ マ条件に近いところに設定することとした. すなわち, チェンバーの圧力(課題(1))を大気圧ではなく,10Pa 程度の真空とすることにしたのである. ウェハの相互距離 は、実験で決定すれば良いことである. 北野ら[13,14]によ れば、マイクロプラズマのノズルの先端から吐出されるプ ラズマジェットの大きさは,パッシェンの法則から見いだ される pd 積にあまり依存することなく, 広い pd 領域でプ ラズマ発生が可能である.これまで利用されているマイク ロプラズマのpd 空間を図1に描いてある.印加電圧方式 (課題(2))は、半導体で用いられる MHz ではなく、ノズル プラズマに適した kHz オーダとした.課題(3)の物理的 セットアップ構造とポテンシャル印加方法については、次 のセクションで述べる新たな構造で良好な結果を得ること ができた.課題(4)については, RIE (Reactive Ion Etching:高周波を印加する側に試料を置いた電極とプラズマ 間に発生する自己バイアス電位により、プラズマ中のイオ ン種が印加電極方向へ加速し、試料と衝突することで、物 理的な垂直エッチングを促す方法)プラズマの手法を導入 し、ウェハ部に別の高周波プラズマを発生させることとし た. 課題(5)と課題(6)については、実際に本プラズマを用 いたエッチングをトランジスタプロセスに導入して、汚染 とプラズマダメージを確認すればよい.

#### 2.1.4 開発したマイクロプラズマ装置とその方式

先に述べたように、マイクロプラズマを大気圧で利用す ると、実際にフォトレジストの焦げが観察された.すなわ ち、ウェハの温度が高くなってしまったのである.そこで、 やはりプラズマを低温化するために、反応空間として密閉 型のチェンバーを用意して、プラズマを真空領域へ持って 行くことにした.また、エッチング加工に異方性を持たせ るために、下部ステージ側から RF プラズマを印加するこ ととした.

# 2.2 ミニマルファブのマイクロプラズマエッチ ング装置

# 2.2.1 ミニマルマイクロプラズマエッチング装置の構築

上記課題解決の方針に沿った、ミニマルファブのマイク ロプラズマエッチング装置を開発した.装置の概略図を 図2に示す.外径 6.3 mm 内径 4.0 mm の石英直管に 2 cm 長の筒状の電極を設け、マイクロプラズマは、そこに 10 kHz, Vpp=10 kV,消費電力=20 W の低周波高圧交流 電圧 (Low radio frequency High Voltage)を印加すること で発生させた.また、異方性エッチング機能を追加するた め、このマイクロプラズマ発生機構に加えて下部側電極に



図2 ミニマルファブのマイクロプラズマエッチング装置概略 図.減圧下において RF プラズマとの重畳が可能で、ウェハ 試料台がスキャンする構造となっている.

は、13.56 MHz, Vpp=300 V, 消費電力=10 Wの RF プラ ズマを導入できるようにした. 石英の放電管を反応室へ導 入するポート部には、厚さ5mmの円盤状の石英製プレー トを置き、その直上に交流高電圧を印加するための鍔付き 円筒電極(図2で赤く示してある部分)を配置した.上部 側電極を鍔状にした理由は,後述するウェハ試料台のス キャニング位置が変わっても、ウェハ上では、ある程度一 定のポテンシャル分布にして, RF プラズマの電界方向に 垂直性を持たせることができるようにするためである.排 気系は、小型ターボ分子ポンプ(80ℓ/sec)を搭載し、圧力 調整は、アングルバルブの開度を制御させることで、所望 のプロセス圧力維持と省スペース化を実現させた. エッチ ングガスには、CF<sub>4</sub>/Ar/O<sub>2</sub>/SF<sub>6</sub>等のガスを任意に混合して 供給できるようにした.また、これらの原料ガスは、0.35ℓ 型小型高圧ガスボンベとして、4本ミニマルの筐体内に収 納させている.外部からのガス供給を行う設備工事が不要 となる分,装置の設置,移動や立ち上げに要する工数は, 大幅に短縮される.ウェハは、メカニカルチャックで固定 している.ウェハステージは、ウェハの温度上昇を防ぐた め水冷としている.

# 2.2.2 プラズマ温度

圧力を 10<sup>2</sup> Pa 台でエッチング実験を行った. 図4 (b) (c) に見られるようにレジスト膜が十分残存し,シリコン基板 のエッチングがされていた,レジストはおよそ130℃まで しか耐えられないことから,エッチングに寄与するイオン や中性分子の温度上昇を抑えることができ,半導体デバイ ス加工に適した非熱平衡低温プラズマになったと考えられ る.

### 2.2.3 ステージスキャン

ミニマルファブで用いる ¢12.5 mm ハーフインチウェハ は、絶対値の大きさとして十分小さいが、内径 4 mm の石 英直管ノズル式マイクロプラズマで加工しようとすると、 一度にウェハ面内へ均一にプラズマ照射できない.

そこで、ウェハステージがX、Yの二軸方向へ同時ス

キャニングが可能な機構を設け,両軸の移動速度や振れ幅 などの組み合わせで様々な様式のスキャンが行えるように した.代表的スキャン方法としてウェハ中心から半径r で 石英ノズルが回転したのと同等と見なせるように*X-Y* ステージをスキャンさせた.図3のように半径rの距離を 変化させていくとエッチングレートの不均一性は,ウェハ 全面にわたって時間的に相殺され,均一化が進むことが実 証された.これに対してスキャンを行わなかったとき,す なわち回転半径r=0のときは,ガウス分布的なエッチング 量の分布となっていた.

#### 2.2.4 エッチング特性

図4は、マイクロプラズマ単独発生、RFプラズマ単独発 生、そしてマイクロプラズマとRFプラズマの両方を同時 に発生させたときのそれぞれのシリコン基板のエッチング 特性を示している.RFプラズマ単独発生という状態は、半 導体プラズマでのCCPプラズマとほぼ同様なプラズマ発 生状態と見なすことができる.圧力として、10 Paまたは 100 Paを設定した.エッチング条件は、CF4=8 sccm, Ar=5 sccm,圧力=10 Pa、マイクロプラズマ電力=20 W, RFプラズマ電力=10 W である.

その結果,この圧力領域におけるマイクロプラズマ単独 発生のエッチングレートは,数+μm/minしか得られな







図 4 (a)マイクロプラズマのみ, RF プラズマのみ, マイクロ+ RF プラズマにおける圧力依存 E/R グラフ. (b)micro+RF Plasma, (c) RF Plasma のみ10Pa の高真空 側で E/R の相乗効果が見られた. かった. また,下部電極からのRFプラズマ単独発生のエッ チングレートは,100 Pa 側で増加した.次に,マイクロプ ラズマと RF プラズマを同時に発生させてみたところ, 100 Pa の時のエッチングレートは,RF プラズマのエッチ ングレートとほぼ同等で,マイクロプラズマについては, 一見,ほとんど寄与しないもののように見えている.

ところが、10 Paの高真空側では、マイクロプラズマと RF プラズマの単独発生の場合の和を大幅に超えてエッチ ングレートが相乗効果となって現れる興味深い結果が見ら れた. レジストマスクもプラズマによる変質は見られてい ない. このことは、マイクロプラズマによって励起された 中性分子(ラジカル)だけではエッチングが促進せず、一 方でRF プラズマ単独でも同様に促進しなかったことにな る. 2つのプラズマ同時発生状況では、ノズル先端からは ラジカルが供給され続けているので、圧力を下げたこと と、更に RIE による縦方向の電界に追従したことで、RF プラズマによって発生したイオンには方向性が生じ、イオ ンアシストによるエッチングがシリコン表面で促進された ものと考えている.また、エッチングの方向性が定まるこ とによって,異方性エッチングが行える.ミニマルマイク ロプラズマエッチング装置は、マイクロプラズマと RF プ ラズマとの重畳で、まずは実用的になったと言える.

# 2.2.5 プラズマダメージ評価

MOS (Metal Oxide Semiconductor) トランジスタを形成 する微細加工においてドライエッチングプロセスでトラン ジスタの加工を行う際は、プラズマによるダメージを極力 受けないことが望ましい. トランジスタのゲート部に問題 があるかどうかは、MOS 部の酸化膜 - 半導体界面の容量 (コンデンサ)を調べることが一つの指標となる. プラズマ ダメージや汚染,界面形成の界面の非理想性などによっ て,容量値やその周波数特性が変化する.図5は,今回形 成した MOS キャパシタ構造(図5(a))とその C-V (Capacitance - Voltage:容量-電圧)特性グラフである. 図5(b)は、クリーンな状態でのQSCV (Quasi-Static C-V) [15]とHFCV (High Frequency C-V) [16]特性である.この 時の界面準位密度の値は 1.2×10<sup>10</sup> cm<sup>-2</sup> で,一般的に不純 物汚染レベルとしては良好と判定できる. それ故, 重金属 汚染やプラズマダメージの少ないエッチングが行われてい ると言える. 図5(c)は、重金属(Au及びNi)が露出した ウェハサンプルを数枚処理した後に測定した CV 特性であ る. その結果, QSCV カーブに異常が見られた. CV カーブ に異常が見られる(理想の図5(b)と違う)ということは, そこに余計なチャージが発生したということを意味する. このことは、直前に処理したサンプルからの金属汚染が、 後続のウェハ処理にも影響を及ぼしたと考えられる.この 状態からチェンバーを開放して内部クリーニングを行い, 石英ノズルについては、酸洗浄と HF 洗浄まで行った. こ のクリーニング後に CV 測定したものが、図5(d)である. 初期状態に戻る傾向が見られた.今回の一連の実験では, ノズル及びチェンバーが金属汚染され、その汚染を除去し ただけであるので、CV カーブの異常は金属汚染によるも のと理解できる. 逆に、本実験から、本マイクロプラズマ



 図 5 (a) CV 特性評価用 MOS キャパシタ構造断面図.
 (b) 初期の CV 特性.
 (c) ウェハ上に金属汚染問題が発生した時の CV 特性.
 (d) チェンバークリーニング後の CV 特性. 初期状態に戻る 傾向を確認できた.

は、装置内をクリーニングした場合、半導体デバイスに利 用可能な水準に、金属汚染レベルを低減できていることが わかる.実際に、本装置を用いて、0.5 µm の露光解像度に よる CMOS トランジスタや簡易集積回路を製造し、実際に 回路動作を確認している[17].

# 2.3 ミニマルマイクロプラズマエッチングの応用例

上記トランジスタ及びその集積回路の製造プロセスにおいて、マイクロプラズマは、トランジスタ工程の最初の工 程であるシリコンウェハへの層間アライメントマーク形成 のエッチングに用いている.また、トランジスタ形成後の アルミニウム配線の形成時に用いるレジストパターンの除 去(アッシングプロセスと呼ぶ)にも用いている.

更に, TiN 膜をゲートに用いる SOI (Silicon On Insulator) トランジスタプロセスにおいては, SiO<sub>2</sub> (Buried Oxide: BOX と呼ぶ) 上のトランジスタを形成しているが、ト ランジスタ間を電気的に孤立させるため、トランジスタ間 のシリコンをエッチングして取り去るプロセスがある. こ のプロセスにもマイクロプラズマを適用した. シリコンと シリコンの間は、BOX 層へ向けて下る段差になっている が、そのシリコン部の端が急峻にエッチングされると、そ の部分に後に配線するアルミニウムが断線してしまう問題 がある. そこで、このシリコンの端は、ある程度なめらか な傾斜を描くようにエッチングさせる必要がある. 図 6 (a) は, SOI ウェハの活性層 n-Si を SF<sub>6</sub>/Ar プロセスで 段差を形成した後, TiN 膜をスパッタで成膜したときの様 子である. SF<sub>6</sub>/Ar プロセスでは, 急峻なシリコンエッチン グが行われるため、この後の成膜工程で断線不良を引き起 こす要因となっていた.一方,図6(b)は,CF<sub>4</sub>/Arプロセ スで順テーパー型にシリコン基板を加工した後で、TiN 成膜したものである. 成膜工程の断線問題はほとんど無く なるが、なだらかな傾斜は、加工寸法を犠牲にしてしまう.



図 6 デバイス加工例 (a)SF<sub>6</sub>/Ar プロセス,(b)CF<sub>4</sub>/Ar プロセス, (c)は(a)と(b)の2ステップ加工.スパッタ成膜時の段差 部における断線不良が緩和された.

このため,集積回路製作には不利となる.この2つのプロ セスを順番に実施することで,双方の欠点を補填したプロ セスの一例が,図6(c)の写真である.このプロセスは,開 発したマイクロプラズマ装置でガスの切り替えが行えるた め、ウェハをチェンバー内に留めたまま,SF6によるシリ コンエッチングの後,ガスをCF4に切り替えて段差形状の 緩和エッチングを行ったものである.以上のように、マイ クロプラズマ装置を用いて,高度なエッチングも行うこと ができる.

この他にも、CHF<sub>3</sub>ガスを用いてシリコン酸化膜のエッ チングが可能であることも確認済みである.

#### 2.4 結論

マイクロプラズマを半導体応用するための,1.2で挙げ た課題は全て解決された.具体的には,プラズマを利用す るウェハ空間の圧力を従来半導体で用いてきた10Pa程度 とすることで,レジストが破壊されない低温プラズマを形 成できた.また,ノズルプラズマの最大の欠点である局所 性は,ウェハを面内で機械的にスキャニングすることで解 決し,ウェハ面内のプラズマエッチングの均一性を確保で きた.また,マイクロプラズマに加えて,RF プラズマを ウェハ近傍に発生させることで,垂直エッチング効果と エッチングスピードの増強効果を発現させた.汚染に大変 敏感なトランジスタプロセスに実際に応用して,プラズマ ダメージを発生させない,クリーンなエッチングを達成し た.以上,マイクロプラズマをトランジスタプロセスへ実 応用するための方式が初めて見いだされ,実際に実用に供 することが示された.

### 謝辞

本研究は,株式会社三友製作所が開発し製品化された ミニマルファブマイクロプラズマ装置を用いて行われた. 三友製作所の新堀俊一郎氏及び岩瀬千克氏に感謝申し上げ る.

# 参 考 文 献

- [1] 原 史朗 他: 精密機械工学誌 77,249 (2011).
- [2] S. Khumpuang *et al.*, IEEE Trans. Semi. Manuf. **28**, 551 (2015).
- [3] S. Khumpuang *et al.*, IEEE Trans. Semi. Manuf. **28**, 393 (2015).
- [4] 石井彰三 他:プラズマ・核融合学会誌 80,827 (2004).
- [5] S. Katsuki et al., J. Appl. Phys. 99, 13305 (2006).
- [6] K. Tachibana et al., IEEE Trans. Plasma Sci. 1, 68 (2003).
- [7] T. Ideno et al., J. Photopolymer. Sci. Technol. 17, (2004).
- [8] F. Paschen, Annalen der Physik und Chemie. Wiedemanns Annalen, Ser. **3**, 37, 69 (1889).
- [9] V.A. Lisovskil et al., Technical Physics 45, 58 (2000).
- [10] 中野武雄, J. Vac. Soc. Jpn. 57, 308 (2014).
- [11] 橘 邦英 他:マイクロプラズマ基礎と応用(オーム社, 2009) p.59.
- [12] 橘 邦英 他:応用物理 75,399 (2006).
- [13] 北野勝久 他:プラズマ・核融合学会誌 84,19 (2008).
- [14] 北野勝久 他:応用物理 77,383 (2008).
- [15] M. Kuhn, Solid State Electron 13, 873(1970).
- [16] R. Castagne et al., Surface Sci. 28, 157 (1971).
- [17] S. Khumpuang et al., IEEE EDTM Conf. 82 (2017).

# 小特集 革新的半導体産業システム"ミニマルファブ"におけるプラズマテクノロジー 3. ICP プラズマ源を用いたシリコン深掘りエッチング装置

# 3. Development of Minimal Si-DRIE Tool Using ICP Source

野沢善幸, 宮崎俊也, 速水利泰

NOZAWA Yoshiyuki, MIYAZAKI Toshiya and HAYAMI Toshihiro

SPP テクノロジーズ株式会社

(原稿受付:2020年5月20日)

本章では, ICP (誘導結合型プラズマ) ソースに Bosch プロセスを適用したシリコン深掘りエッチング装置に 関して述べる. Bosch プロセスとは SF<sub>6</sub>, C<sub>4</sub>F<sub>8</sub> プラズマを用い,シリコンに深く,細い孔や溝を加工するプロセ スで,MEMS デバイス含め各種シリコンデバイスの加工プロセスとして幅広く使用されている.当社 Bosch プロ セス用量産機にて生成しているプラズマと同等のプラズマをミニマル装置で生成することができれば,同等のプ ラズマプロセスが可能となり,蓄積してきたプロセスライブラリを活用できる.まず設計に基づいて実験機を組 み上げ,SF<sub>6</sub>,C<sub>4</sub>F<sub>8</sub> プラズマを生成し,プロセス可能なプラズマ密度,フッ素ラジカル生成を確認し,世界で初め てミニマル装置で Bosch プロセスによるシリコン深掘り加工を実現,装置化に成功した.

#### Keywords:

Minimal Fab, ICP, Si Deep RIE, MEMS, Bosch process

# 3.1 緒 言

半導体ならびにセンサデバイスの需要が増加している. その製造にあたっては,莫大な費用(初期投資,維持費等) が必要である.設備投資の抑制ならびに多品種少量生産へ の対応力向上のために,ミニマルファブ構想[1]が産業技 術総合研究所(産総研)により提唱された.

この構想では、  $\phi$ 0.5 インチ ( $\phi$ 12.5 mm)のウェハが使用 され、筐体サイズ、使用電圧、ユーティリティー等に厳格 な規格がある. 産総研のミニマル試作ラインを用いること で、既にトランジスタを製造できるレベルに達している.

# 3.2 SPP テクノロジーズのミニマル装置への取り組み

これまでに確立されてきた集積化回路ならびにセンサの 一連の製造工程をミニマル装置で再現できれば,過去の設 計資産を活用できる.再現にはドライプロセスが必要であ る.

SPP テクノロジーズは,得意とするプラズマを用いたド ライプロセスにて,このミニマルファブの普及に協力する ことにした.量産機にて生成しているプラズマと同等のプ ラズマをミニマル装置で生成することができれば,同等の プラズマプロセスが可能となり,蓄積してきたプロセスラ イブラリを活用できる.最初に取り組むべきは Bosch プロ セス[2]用装置だと考えた.

Bosch プロセスはシリコンに深く,細い孔や溝を加工す る用途で幅広く利用されており,SPP テクノロジーズはこ のプロセスに関して長年の経験と深い知見を持っている. このBoschプロセスはLaermerとSchilpにより発明され た特許に基づいており、エッチングステップ(SF<sub>6</sub>プラズ マ)とパッシベーションステップ(C<sub>4</sub>F<sub>8</sub>プラズマ)を交互 に行ってシリコンをエッチングする.このプロセスの概略 を図1に示す.

まずパッシベーションステップでは CF 系重合膜がマス クを含めて全面に等方的に堆積される (図1 (a)).

次にエッチングステップでは基板にバイアスを印加して おくため、まず、エッチングされるパターンの底部の重合 膜はイオンによるエッチングで除去されるが、(図1(b)) イオンの方向性のため、側壁の重合膜は除去されずに残 る. その後、エッチングパターン底部の露出したシリコン のみがFラジカルによりエッチングされる.(図1(c))

以上のシ-ケンスが繰り返されることで,高マスク選択 比で高アスペクト異方性シリコンエッチングが実現できる が,これにはエッチングステップと保護膜形成ステップの 高精度で安定なスイッチング制御が必要である.



SPP Technologies Co., Ltd., Amagasaki, HYOGO 660-0891, Japan

corresponding author's e-mail: yoshiyuki.nozawa@spp-technologies.co.jp

## 3.3 ミニマル装置開発へのアプローチ

Bosch プロセスに適したプラズマソースとして, エッチ ング速度を確保するための高分解・高密度のプラズマが得 られ,且つパッシベーションにおいては低分解から高分解 までの制御性の良い条件設定ができる誘導結合型プラズマ (Inductively Coupled Plasma:ICP)を採用した.

まず,実験機の設計・製作を行なった.国内量産実績の あるプロセスチャンバをリファレンスとし,同等の圧力レ ンジ下にて,同等のプラズマ密度とバイアスエネルギーを 得ることを指針とした.さらに量産機のプラズマパラメー タのスケールダウン計算を基に,ICPソース寸法とRF周波 数にあたりをつけた.

次にミニマル筐体サイズとの兼ね合いから,プラズマ ソースサイズを決定した.印加周波数について,量産機で は RF 帯を用いるのが一般的である.ミニマルチャンバ構 成とプラズマソース径において,目的とするプラズマ密 度,ラジカル生成を実現するためには VHF 帯が適してい ることがわかった.

# 3.4 ミニマル実験機による評価

設計に基づき, Bosch プロセスの実験機を組み上げた. 生成したプラズマに対して,各種のプラズマ計測を,また 加工基礎評価を行った.

# 3.4.1 プラズマ密度

図2にプラズマ密度の圧力依存性を示す. プロセスガス SF<sub>6</sub>を用いて、プラズマ密度:4.5[×10<sup>10</sup>/cm<sup>3</sup>]のプラズマ を生成した.

これはBoschプロセスでのエッチングを可能とする密度 である.この際のプラズマ条件は、ガス種:SF<sub>6</sub>(流量: 3[sccm]), 圧力:5.0[Pa], ソース投入電力:50[W] (VHF帯),である.

量産機の1/20の低パワーであっても放電維持を確認で き,密度制御域も広いことを確認した.

なお、プラズマ密度計測は吸収プローブ(PAP)を用い て行なった.この吸収プローブはミニマルチャンバでの計 測に適するように自作したものである.



# 3.4.2 OES (Optical Emission Spectrometry) によるプ ラズマ 発光分析

プラズマ密度測定に加え,同じ SF<sub>6</sub> プラズマにおける発 光分光分析を実施し,エッチング種である F ラジカルの 発光を確認した.(図3)同一プラズマでのシリコンエッ チングレートも 3.1 um/min. であり,シリコンエッチング のための十分な F ラジカルの生成を確認できた.

# 3.4.3 Bosch プロセスによるシリコン深掘り加工

このミニマル ICP ソースに Bosch プロセスを適用し,世 界で初めてミニマル装置で Bosch プロセスによるシリコン 深掘り加工が実現できた.(図4)

この加工例では,加工幅10µm,加工深さ60µm,エッチ ングレート2µm/min.,マスク(レジスト)選択比:50,垂 直度90.3°,表面粗さ64 nm であった.

# 3.5 ミニマルシリコン深掘りエッチング装置の 製作と各種加工例

#### 3.5.1 ミニマルシリコン深掘りエッチング装置の製作

実験機で得られたデータに加え、ミニマル規格に入れる ための各種構成要素部品(RFシステム,圧力計,試料台 等)の小型化設計を実施した.

RF システムは電源系とマッチング回路を一体化させた ものを RF 電源メーカーと共同開発し,さらにプラズマ ソース直上に搭載させた一体型プラズマソースシステムと



図3 SF6 プラズマの発光スペクトル.



図4 Bosch プロセスによるシリコン深掘り結果.

した. 試料台については,量産装置に搭載している静電 チャックをハーフインチウエハ仕様に再設計し,製作,搭 載した. それ以外にも,圧力計やポンプ等,各種コンポー ネントのミニチュア化を実施し,ミニマルシリコン深掘 エッチング装置を製作,2014年度より販売を開始した. (図5)

MEMS や半導体 (パワーデバイス,高周波デバイス, TSV) 製造にて広く使用されている当社メガファブ向けシ リコン深掘りエッチング装置と同等のプロセスプラズマを 生成可能で,量産機で蓄積した豊富なプロセスライブラリ をこのミニマル装置で再現でき,種々のシリコンデバイス アプリケーションへの適用が期待できる.

# 3.5.2 ミニマルシリコン深掘エッチング装置での各種加 工例

シリコン深掘りエッチング後に酸化膜を犠牲層としてシ リコン構造体をリリースするような MEMS アプリケー ションにおいては, SOI 基板の酸化膜上にあるシリコンの 貫通エッチングプロセスが必須となる.

この場合,デバイス特性に影響を及ぼすシリコン加工精 度の確保のため,酸化膜界面におけるノッチング形状は避 けなければならない最重要項目である.



図5 ミニマルシリコン深掘りエッチング装置.

そこで、当社メガファブ用シリコン深掘りエッチング装置で実績有るノッチフリー技術をミニマルシリコン深掘り エッチング装置にも適用し、酸化膜界面でのノッチフリー を実現した.(図6).

ノッチングの発生は、エッチングがシリコン層からス トッパー層(酸化膜層)に到達した時に、酸化膜界面で正 イオンが蓄積(チャージアップ)し、次に入射してくる正 イオンが静電偏向によりトレンチ側壁をエッチングするた めに生じると考えられている[3-5].

弊社ノッチフリー技術は,酸化膜界面でのチャージアッ プを抑えるハードウエアで,試料台に印加するバイアスを 工夫することでこのチャージアップ現象を緩和し,トレン チ側壁のノッチングを防いでいる.

このノッチフリー技術や上記各種エッチング加工システムの搭載により,TSVや MEMS アプリケーションでのシリコン貫通プロセスの展開に大きく貢献できると考えている.

図7,図8,図9はそれぞれ Scallop フリーの垂直 Si 加 工,テーパーエッチング加工例,及びテーパー+垂直加工 例を示す.

シリコン深掘りエッチング装置の量産機でのプロセスラ イブラリをミニマル装置で再現し,種々シリコン加工形状 を実現種々のシリコンデバイスアプリケーションに適用可 能である.

## 3.6 まとめ

IoT/AI向けデバイスや各種 MEMS センサデバイスに とっては、多品種にわたる迅速な製品開発と市場リリース が要求されミニマルファブはそれに最も適したソリュー

# 10um径、20um深さのシリコン貫通エッチング形状



ノッチングを抑え、マスク選択比も 50以上を確認。

図6 ミニマルシリコン深掘りエッチング装置でのシリコン貫通 プロセスにおけるノッチフリー加工例.



図7 Scallop フリー垂直 Si 加工.

図8 テーパーエッチング加工.

図9 テーパー 十 垂直加工例.

ションである.

またそれらのデバイスには多種多様なプロセスが必要 で、今回開発したミニマルシリコン深掘りエッチング装置 に、今まで当社が蓄積した豊富なプロセスライブラリを適 用させることで、製品開発、量産への早期展開に大きく貢 献できると考えている.

# 参考文献

- [1] 原 史 朗, KHUMPUANG Sommawan:応用物理 83, 380 (2014).
- [2] F. Laermer and A. Schilp, Method for anisotropically etching silicon, German patent DE4241045 (1992).
- [3] T. Nozawa et al., Jpn. J. Appl. Phys. 34,2107 (1995).
- [4] N. Fujiwar et al., Jpn. J. Appl. Phys. 34,2095 (1995).
- [5] A.A. Ayon *et al.*, Solid-State Sensor and Actuator Workshop, South Carolina, 41 (1998).



# 4. Plasma Sputtering Deposition System for Minimal Fab Using Magnetron Plasma Sources

小木曽久人 OGISO Hisato 産業技術綜合研究所 (原稿受付:2020年5月20日)

パルスプラズマ技術の一つである HIPIMS 技術は, DC や RF では得られない高出力なプラズマが発生でき, 緻密で密着性の高いスパッタ膜が得られることで注目されている.我々はミニマルファブのための小型スパッタ 源に HIPIMS 技術を応用することで,プロセス装置を構造的に複雑にすることなくミニマル規格を満たす装置の 開発に成功した.本章ではその経緯と実際の成膜実験結果,さらに小型スパッタ源の特徴を生かした高出力化に 関する取り組みについて紹介する.

#### Keywords:

Minimal Fab, HIPIM, sputter deposition, thin film, semiconductor device

# 4.1 ミニマルファブのための HIPIMS 技術

High power Impulsed Plasma Magnetron Sputtering (HIPIMS)[1]は,放電を誘起するするための電圧をパルス 状に印加して発生させるプラズマである.図1に示すよう に,パルス的に電圧を付加することにより,平均電力に比 べて極めて高い瞬時電力でプラズマを発生させる技術であ る.これにより,通常の DCスパッタリングよりも,多価 イオンのプラズマが励起されるなどの特徴があり,緻密な 膜が形成や,またその膜の密着力が高いなど,成膜技術と して優れた特性があることが報告されている[1-3]. HIPIMSは,マグネトロンスパッタ源と基本的な構造は全 く同じで,電源の変更のみで,発生させることができる.

我々は、HIPIMS をミニマルファブにおける成膜装置の ための技術の一つとして利用した. ミニマルファブは、そ のコンセプトを実現させるために、その装置に厳しい規格 を満たすよう求められている.小型の規格化された筐体に 全てを実装し、オフィス用のコンセントでも使用できる 15 kW (100 V 15 A) 以下での動作,目標は1プロセス1分 以内の高速プロセスの実現などである. このコンセプトを 考えると、エネルギー効率の高いプロセス技術を使うこと が望ましいと考えられる.一方で、HIPIMSの欠点の一つ してあげられているのがそのエネルギー効率の悪さであ る. DCスパッタリングと比較して、その投入平均パワーあ たりの成膜速度が低く、DCスパッタリングの30%~50% 程度と報告されている[3,4]. この欠点から考えると、ミニ マルファブには向かない技術であるように見える. にも関 わらず,我々は HIPIMS をミニマルスパッタ装置に採用し た. その経緯を以下に紹介する.

我々はミニマルファブ用の小型スパッタ源として,まず 1インチ程度のターゲットの開口部をもつスパッタ源を開 発した.図2はミニマルスパッタ装置用に誠南工業が開発 した1インチスパッタ源である.ターゲットサイズの1イ ンチは,ハーフインチウェハに比べると大きいので,その 外側にも無駄な成膜されるので,無駄が多いが,あまり小



National Institute of Advanced Industrial Science and Technology (AIST)

author's e-mail: ogiso.h@aist.go.jp



図2 ミニマルスパッタ装置用の小型マグネトロンスパッタ源.

型のスパッタ源からの成膜であると、ウェハ上の膜厚の均 一性が担保できなくなる恐れがある. そのため, 1インチ サイズのターゲットのスパッタ源を採用した. このスパッ タ源を用いて、DC スパッタリングで十分な成膜速度が得 られれば、効率もよく電源も単純になり、ミニマルファブ としては最適である.しかしながら、実際にスパッタ源に DC電圧を印加すると、まず極めて着火が困難であり、着火 のために電圧を上げ、真空度を悪くすると、いきなりアー ク放電が起こってしまうことが多い.またグロー放電の維 持が難しく,数mA程度の弱い電流でしか放電を維持する ことができず. 電圧を上げるとすぐアーク放電に移行して しまう. 安定したグロー放電を維持することが困難であっ た. 結果的に非常に弱いパワーしかかけることができず, 特にターゲット表面が酸化しているアルミニウムターゲッ トではアーク放電を抑えることは実質的に不可能であっ t.

一方, HIPIMS においては, 高電圧がかかっているパル ス幅を短くすることで, プラズマが発火しグロー放電が アーク放電に移行する前に電圧の引加が終り, アーク放電 の発生が極めて抑制された. 結果,後述するようにアーク 放電が原因であるパーティクルの発生も抑制された. 動作 電圧も DC スパッタリングより高く設定できるので, プラ ズマの着火, 放電の維持も容易になった.

DC スパッタリングにおいても、電源にアーク遮断回路 を用いることでパーティクルの発生を抑制するなどの工夫 が高性能な市販装置ではなされている.しかし、ミニマル スパッタ装置開発時においてはミニマル規格をみたせるよ うな小型高性能電源を見つけることはできなかった. HIPIMS はそのプロセス条件を工夫することで、着火のた めの電圧やアークを抑制する効果を両立させることができ ることが大きな利点である.このように、ミニマル装置に 適用するためには、プラズマ源やそれによる薄膜形成の物 理的な特性とは別に、ミニマル規格に合わせやすさという 点も考慮する必要がある.以下の表1にDC スパッタリン グ、RF スパッタリング、HIPIMS をミニマル装置用に使い やすいかどうかの特性をまとめた(これらは、相対的な指 標であって、定量的なものではない).

表1 ミニマル規格に合わせやすさという視点でのスパッタモー ド(DC, RF, HIPIMS)の比較.

|        | 電源に必要<br>な電力 | 電源サイズ            | アーク放電<br>抑制      | 着火条件             | 電力あたり<br>の成膜速度 |
|--------|--------------|------------------|------------------|------------------|----------------|
| DC     | 0            | 0                | $\bigtriangleup$ | $\bigtriangleup$ | 0              |
| RF     | $\triangle$  | $\bigtriangleup$ | 0                | $\bigtriangleup$ | Δ              |
| HIPIMS | 0            | $\bigtriangleup$ | 0                | 0                | 0              |

# 4.2 ミニマルスパッタ装置での HIPIMS の特性4.2.1 成膜中のパーティクル発生の有無

前節で, HIPIMS 動作をミニマルファブに用いた理由と して、アーク放電がほとんど発生することがなく、その結 果、試料にふりつもるパーティクルの数が著しく減少でき ると述べた.この効果を確認するため、ミニマルスパッタ 装置で,デバイスの導電膜として用いるアルミニウムのス パッタ成膜を HIPIMS 動作で行い,パーティクルの有無を 観察した結果を示す[5].現在のミニマルスパッタ装置で は、スパッタ成膜時は処理面は上を向いている.これは、 前室とのウェハ搬送機構である真空 PLAD (Particle. Lock Air-tight Docking system) が装置側に受け渡す時, ウェハ の処理側の面が上方を向いていることによる.結果,ス パッタ源は上方に配置されているので、ターゲットから パーティクルが発生すると、ウェハの処理面にパーティク ルが降り積もってしまう.したがって、スパッタ源からの パーティクルの発生は極力防がなければならない. そこ で、HIPIMSのパルス幅を短くし、アーク放電を起こさな いようにプロセス条件を決めた. 電源容量や, 成膜速度な どのバランスを考え、パルス電圧-550 V,パルス幅 10 µs 繰り返し周波数5 kHz, 成膜時真空度4~6 Paという成膜条 件と決めて実験を行った. この条件は実際のミニマルファ ブでデバイス作成にも使われている条件である.一般的に 用いられている HIPIMS のパルス幅(50 us から 500 us 程 度)よりはかなり短いパルス幅になっている.図3は成膜 した Al 膜の SEM 像である. 特に, パーティクルのような ものはみられない.比較のため、産総研の共用ナノプロセ シング施設(NPF)に設置されているスパッタ成膜装置で 作成した Al 膜を示す. NPF の装置の Al 膜には, 1 μm 程度 の粒子が散見されており、HIPIMS 動作は、パーティクル 発生の抑制に効果があることがわかる.ただし、パーティ クルをなくすためには、HIPIMS動作だけでは十分でなく、 ターゲットを交換した直後はエージングのための放電を行 い表面酸化膜を取り除く、プロセス時のプラズマ着火直後 は安定するまで数秒間シャッターを閉じておくなどの配慮 も必要になることも付記しておきたい.

#### 4.2.2 成膜速度と均一性

ミニマルファブでは、目標としてプロセス時間を1分以 内としているため、成膜速度も重要になる.前述したよう に、HIPIMSはDCマグネトロンに比べて、投入電力あたり の成膜速度は小さくなる.さらに、アーク放電を防ぐため にパルス幅を短くするということは、プラズマの点灯時間 が短くなることを意味するため、成膜速度が遅くなってし まう恐れがある.これを補う方法として、パルスの繰り返 Special Topic Article



図3 アルミニウムスパッタ成膜後の表面, (a)ミニマルスパッ タ成膜装置, (b)産総研 NPF, RF スパッタ装置.

し周波数を大きくすることで、成膜速度をあげることがで きる.繰り返し周波数の上限は電源のスペック依存する. ここでは、ミニマルファブ用に開発した小型 HIPIMS 電源 のほぼ上限である.5kHzの繰り返しで成膜実験を行い成 膜速度とその均一性を評価した[5]. ミニマルウェハ上に デバイス作成と同じ条件,パルス電圧-550 V,パルス幅 10 µs, 繰り返し周波数5 kHz, 成膜時真空度4~6 Paで2分 の成膜時間で成膜し、その後、ウェハ上を2mm間隔の 31点で膜厚の測定を行った、膜厚の測定は、成膜した Al 膜にエッチングをほどこし、測定ポイントで膜の境界がで きるようなパターンを作成、その段差を表面粗さ計を用い て測定することで行った.図4はその測定結果を示す.膜 厚はウェハの中心部分が厚くなる傾向があるが、必ずしも 軸対称ではなく不均一性にも異方性があったことを示して いる. その原因は特定できていないが,永久磁石によるマ グネトロンの磁場の不均一性が一因として考えられる.こ の測定点の膜厚の平均は233 nm,標準偏差は26 nmであっ た.したがって、デバイスを作成したときの成膜条件での 成膜速度は、ウェハ平均で116 nm/min であったことが示 された

膜厚の均一性も,標準偏差で±11%のばらつきがあった.現在作成しているデバイスでは,デバイスの最上面のみにこのAI膜が作成されているので,このばらつきはデバイスの歩留まりにはあまり影響していないが,デバイスの高度化に伴い,より均一な膜厚分布が求められる.現状のミニマルスパッタ装置では,成膜中にウェハを走査する機構は設けていない.そのため,スパッタ源からでてくるスパッタ粒子に不均一性があると,そのまま膜厚に反映される.

成膜速度や膜厚分布は、スパッタ源の能力だけでなく、 ターゲットと試料間の距離(T-S間距離)にも依存する.ま た,成膜される膜厚の分布も、T-S間距離と関係する.T-S 間距離が小さくなると成膜速度は大きくなるが、膜厚分布 には悪影響を与える恐れがある.この実験に用いたミニマ ルスパッタ装置のT-S間距離は36 mmである.成膜速度や 膜厚分布などをふまえ、T-S間距離を最適化するとともに、 膜厚均一化のための、試料走査機構、あるいは磁場走査機 能の追加などが今後の検討課題となろう.

#### 4.2.3 電気抵抗率

ミニマルスパッタ成膜装置で作成された Al 膜はデバイ スの電極として用いられている.そのため,膜の電気抵抗 率の評価は重要である.装置の到達真空度が悪く酸素が膜 に混入したりすると電気抵抗が大きくなり,電極材料とし ての性能は劣化してしまうからである.ミニマル装置は, 大きさの制限から,ロードロックの役割をする真空 PLAD にも大容量の真空ポンプを取り付けることができないた め,ウェハの出し入れの時の真空度の劣化などの影響を受 けやすい.したがって,実際作成したアルミニウム膜の電 気抵抗を調べる必要がある.

そこで、ミニマルウェハ表面にシリコン酸化膜を作成し その上に、ミニマルスパッタ成膜装置で Al 膜を成膜し、そ れにパターニングしてエッチングし、4 端子法による電気 抵抗測定用 TEG パターンをウェハ上に作成した. さらに、 デバイス作成時の条件に合わせ、400℃、10 minのアニーリ ングをした後に、電気抵抗を測定した[5]. その結果を **ま**2に示す.若干のばらつきがあるものの、平均45 nΩm で、これはバルク Al の電気抵抗 28 nΩm と比較すると、や や大きな値を示している. この値がどの程度、実際のデバ イスに影響があるについて検討する. ミニマルファブで作 成している FET デバイスを想定し、仮に**表 2** 中のもっとも 電気抵抗率の大きな値 79 nΩm の Al 膜で作成されたとし て、電極の電気抵抗を電極形状から推定すると 880 mΩ と なる. しかし、実際のデバイスのソースドレイン間の抵抗 は6.3 kΩであり、これはAl電極による電気抵抗よりかなり



図4 ミニマルスパッタ装置によるアルミニウムスパッタ膜の成 膜分布.

表2 ミニマルスパッタ成膜装置に成膜したアルミニウム膜の電 気抵抗率.

| 試料 No. | 膜厚 [nm] | 電気抵抗 [Ω] | 電気抵抗率 [nΩm] |
|--------|---------|----------|-------------|
| 1      | 182     | 2. 5     | 42          |
| 2      | 178     | 2. 1     | 35          |
| 3      | 111     | 3.4      | 34          |
| 4      | 222     | 1.8      | 35          |
| 5      | 203     | 4. 3     | 79          |
| 平均     | 179     | 2. 8     | 45          |

大きいので,Al電極の電気抵抗の影響はかなり小さいと見 積れる.したがって,現在のミニマルファブののデバイス ついては問題のない膜が作成できたものと考えられる.今 後,デバイスの高度化が進むと,チャンバーのベーキング などを行うことにより真空度を上げることでさらに電気抵 抗の小さい膜をつくるなどの工夫を行い,膜質の向上を図 ることは必要となろう.

### 4.2.4 グレインサイズ

成膜されたAlは多結晶であり、多数のグレインから形成 されている.このグレインの境界では、AI原子の結合エネ ルギーが小さいために、電流が流れているときに電子と金 属原子の衝突によって原子が移動してボイドなどの欠陥が 生じてしまうエレクトロマイグレーションと呼ばれる現象 が生じ、デバイスの故障の原因と一つとされている。した がって, 成膜した Al のグレインサイズは, デバイスのため の Al 膜を評価する指標の一つとなる. そこでミニマルス パッタ成膜装置で作成されたAl膜のグレインサイズを,成 膜後とその後のアニーリング処理後とで評価した. このア ニーリング処理はミニマルレーザー加熱装置を用いて行っ た. PLAD でウェハ搬送を行っているため、この処理のた めにウェハが大気暴露したり、パーティクルがのるような ことはない. 図5は、集束イオンビーム装置(FIB)を用い て、走査イオン二次電子像でAl膜のグレイン構造を観察し た結果である[5]. 成膜後なにも処理をしない状態では, Alのグレインサイズは 200 nm と小さい. このままの状態 でデバイスを作成し、動作を繰り返すとエレクトロマイグ レーションによるボイド発生の恐れがあることが懸念され る.しかし、400℃ 10分のアニーリング処理後では、グレ インサイズは2µm 程度まで成長しており、エレクトロマ イグレーションの恐れはかなり少なくなっていることが確 認された. このアニーリング処理もミニマル装置群だけで 処理が可能であることから、デバイス作成工程に支障を与 えることはなかった.

# 4.3 小型マグネトロンスパッタ源の HIPIMS 性能 向上

ミニマルスパッタ装置においては、デバイスの安定的な 作成が第一目的であり、パーティクルやドロップレットの 発生や、スパッタ成膜中のウェハ温度が上がりすぎること を防ぐために、必要以上のハイパワープラズマの発生をめ ざしてはいない.もともと、HIPIMSは、瞬時電力を高くす ることによって、密度の高く、多価イオンを含むプラズマ を発生させることを目的としている.小型のマグネトロン スパッタ源は,ターゲットの面積が小さいので,電源から の供給電力の割に,ターゲット上のプラズマ面積あたりの パワーを大きくすることが可能である.そこで,本節では, 小型 HIPIMS のハイパワー化の取り組みを紹介する.

マグネトロンスパッタ源は,図6のように、中心円と外 周縁をそれぞれの磁極として、ターゲット面に平行な磁束 を作り、この磁束に電子がトラップされることで、Ar原子 と衝突確率を増加させてプラズマを発生させている. 直径 が小型のスパッタ源であることから、図6中のN極とS 極の間の距離も小さなものになる. そのため、磁束密度は





図5 ミニマルスパッタ成膜装置で作ったアルミニウム膜のグレ イン,(a)成膜直後,(b)ミニマルレーザー加熱装置でア ニーリング後.



図6 小型スパッタ源の高出力化のための磁石配置, (a)通常の マグネトロンスパッタ源, (b)高出力化のため, 試料側に も磁石を配置. ターゲット面から離れると急速に磁束密度が小さくなって しまう.そこで、マグネトロンの中心側の極と同じ極で向 かい合わせになるように配置することを試みた.その結 果、試料側からの磁力線は、マグネトロンからでた磁力線 にぶつかって曲げられる形で、周囲に広がる.この試料面 側からのアシスト磁場により、ターゲット面から離れても 磁束密度の減少が少なくなる.これにより、ハイパワーの プラズマを得ることが可能になった.

実際に,我々が試作した1インチマグネトロンスパッタ 源(図7)を用いて実験を行った.実験条件は,パルス電 圧が-1300 V,パルス幅170 µm,繰り返し周波数 20 Hz,真空度4 Pa,ターゲット材料:Tiである.図8は, その実験例の電圧・電流波形である[5].HIPIMS動作をさ せたところ,パルス電流90 A,瞬時電力で80 kWを達成し た.とりわけ,プラズマがターゲットに触れている面積 (ターゲット上でのスパッタ痕跡からスパッタ面積を3 cm<sup>2</sup> と見積もった)あたりのパワーは26 kW/cm<sup>2</sup>と極めて大き なパワー密度のプラズマの発生が実現できた.

このようなハイパワーのプラズマの発生は、スパッタ成 膜時の試料温度が上がりすぎるなどの弊害があるため、現 時点でミニマルファブの半導体プロセスには利用されてい ない.しかし、ミニマルファブのコンセプトが、半導体プ ロセス以外、たとえば工具の表面処理などに応用されるよ







図8 高出力 HIPIMS 動作実験での電圧波形と電流波形, パルス の最初に電圧が降下しているのは,電源保護のための負荷 抵抗5Ωが回路に直列に接続されているため.

うな場合には、このようなハイパワープラズマが役立つ可 能性がある.

# 4.4 まとめ

ハーフインチウェハで生産し, クリーンルーム不要で半 導体生産を実現する「ミニマルファブ」に対応した, HIPIMS 型のスパッタ成膜装置を開発した.これにより、 実際のデバイス作成の導電膜の成膜に成功した.現在は反 応性スパッタでのTiN層のコーティングにも応用が広がっ ている.この適用は、緻密で密着性の高い高品質な成膜と いう,従来 HIPMS で期待されてきた長所を利用したもの ではない.むしろ、小型装置で実行可能なプロセス条件が HIPIMS だと容易に得られたことによる. 実際の製造技術 を考える上では、必ずしもハイスペックをめざしたもので なくても利用価値があるといいう一例となった. 一般に半 導体製造では、これまで実績のない今回の HIPIMS のよう な手法を使うことには懐疑的である.しかし、ミニマル ファブではすぐに実際のデパイス作成工程に組み込んでそ の有効性を実証できる.これは、このコンセプトの優れた 特徴の一つである、つまり、ミニマルファブは、プラズマ 技術にとってその応用のための優れたプラットフォームと しての役割をはたしていることになる. 今後も、 ミニマル ファブを通し、幾つもの応用事例が報告され、また各々の ベンチマークがされることで、プラズマプロセス技術の発 展が促進されることを期待したい.

# 参考文献

- [1] V. Kouznetsov et al., Surf. Coat. Technol. 122, 290 (1999).
- [2] K. Sarakinos et al., Surf. Coat. Technol. 204, 1661 (2010).
- [3] J.T. Gudmundsson *et al.*, J. Vac. Sci. Technol. A **30**,030801 (2012).
- [4] D.J. Christie, J. Vac. Sci. Technol. A 23, 330 (2005).
- [5] H. Ogiso et al., J. Vac. Soc. Jpn. 60, 365 (2017).
- 図7 高出力スパッタ源実験装置とその放電の様子.

# 小特集 革新的半導体産業システム"ミニマルファブ"におけるプラズマテクノロジー 5. ヘリコンプラズマ源を用いたマルチターゲットスパッタリング装置

# 5. Multi-Target Sputtering Tool Using a Helicon Plasma Source

高橋和貴 TAKAHASHI Kazunori 東北大学大学院工学研究科 電気エネルギーシステム専攻 (原稿受付:2020年5月20日)

比較的低気圧領域で高密度プラズマ発生が可能なヘリコンプラズマ源を用いたミニマルマルチターゲット スパッタリング装置の開発について紹介する.ヘリコンプラズマ源で生成したプラズマを,外部磁場によって ターゲット領域まで誘導し,イオン引き込みによってスパッタリングを起こし成膜する方式であり,回転機構を 用いてターゲットを変更し金属多層膜の形成を実現した.筐体サイズや消費電力が厳密に規格化されたミニマル 装置へと適用するために,小型の高周波システム,周波数可変方式のインピーダンス整合法,基板ダメージ軽減 のための磁気フィルタ等の工夫を施しており,それらの具体的な手法と成膜結果について紹介する.

### Keywords:

plasma sputtering, helicon plasma source, multi-target sputtering

# 5.1 はじめに

プラズマを用いた重要なプロセスの一つに、プラズマス パッタリングがあげられる. プラズマ中のイオンをター ゲット材に照射した際に,ターゲット材料が飛び出し,対 向に設置した基板上に堆積することで、薄膜の形成を可能 にする技術である.このプラズマスパッタリング法にはい くつか種類があるが、一般的に普及しているものはマグネ トロンスパッタ法である[1-3]. 種々の形状のものが開発 されてきているが、代表的なものとして円板ターゲットの 背面に永久磁石を設置し,表面に形成される半径方向磁場 と、ターゲットへ負バイアスを与えることで軸方向電場を 形成し、E×Bドリフトによって電子を効率よく閉じ込め ながらプラズマを生成する方式である. ターゲットには負 の電圧が印加されているため、前面のシースでプラズマ中 のイオンが加速され、効率よくスパッタリングを起こすこ とが可能である.この方式では、プラズマ生成とターゲッ トバイアスを同一電源で行うため、ターゲットへのイオン フラックスとエネルギーの独立制御は行うことができない が、低コスト、高効率という利点があり、幅広く使用され ている.一方で、ターゲットとは独立にプラズマ源を有す るスパッタリング法として,電子サイクロトロン共鳴プラ ズマ源やヘリコン波プラズマ源を採用したものもあり [4,5], ターゲットへのイオンフラックスはプラズマ源の 電力で、ターゲットへのイオン入射エネルギーはターゲッ トバイアス電圧で独立に制御できる反面、プラズマ源に外 部磁場が必要ということもあり,小型化・低コスト化が容 易でないことから、マグネトロンスパッタリング法に比べ て普及していないのが現状である.

半導体プロセスにおいては、例えば Cu 配線を行う際に は、シリコン中へと Cu 原子が拡散しないように、Ti 等の バリアメタル層を一度形成し、その後 Cu でシード層を形 成する手法が使われる.これらの金属膜形成ではスパッタ リングが使用され、その後メッキ法でシード層に配線膜を 形成していくプロセスがある.このように、多層膜が必要 とされる場合には、バリア層表面の酸化がデバイス特性に 大きく影響するため、シリコンウェハを大気にさらすこと なく連続してシード層を成膜する必要があり、今回の小特 集記事で取り上げられるミニマルファブにおいてもマルチ ターゲットスパッタ装置の開発が期待されていた.特に、 樹脂基板上へとデバイスを組み込む疑似 SoC (System on Chip) デバイスでは、樹脂基板上への多層膜形成が要求さ れるため、成膜中の基板温度を低温に保つ必要がある.

ミニマルファブで開発されてきたマグネトロンスパッタ 法では、ミニマルファブの筐体サイズの制約が厳しく、マ グネトロンスパッタ源を複数個搭載することが困難であっ たため、筆者らはヘリコン波プラズマ源を搭載したマルチ スパッタ装置の開発を行った.本章では、このヘリコン波 プラズマ源を用いたマルチターゲットスパッタリング装置 の開発内容に関して述べる.本章で記す内容の一部は、参 考文献[6]を参照いただければ幸いである.

# 5.2 スパッタリング装置構成

図1に、今回開発したマルチターゲットヘリコン波ス パッタ装置の概略図を示す.真空容器左側に段付き絶縁管 およびソレノイドコイルから構成されるヘリコン波プラズ マ源を設置し、10<sup>12</sup> cm<sup>-3</sup> 程度の高密度プラズマを生成す

Department of Electrical Engineering, Tohoku University, Sendai, MIYAGI 980-8579, Japan

author's e-mail: kazunori@ecei.tohoku.ac.jp



図1 マルチターゲットヘリコン波スパッタ装置概略図、および 磁場強度計算結果. Reproduced from Vacuum, **171**, 109000 (2020), doi:10.1016/j.vacuum.2019.109000 with the permission of Elsevier.

る. 真空容器内部には、磁性流体シールを用いたターゲッ ト回転機構を取り付けており、周辺のアースカバーから露 出するターゲットを切り替えることで、一つの真空容器内 で多層膜を形成することが可能となっている. それぞれの ターゲット背面には永久磁石が設置されており、プラズマ 源断面を通過する磁力線が湾曲し(図1中実線)、ター ゲット表面で収束する構造となっている[7]. これにより、 プラズマは磁力線に沿って下流域へと拡散し、効率よく ターゲット表面へと輸送される. 装置上部のソレノイド は、磁力線構造の微調整用として設置してある.

# 5.2.1 周波数調整型ヘリコンプラズマ源

ヘリコンプラズマ源をミニマル装置に搭載する問題点 は、高周波電源やマッチングボックスを含めたサイズの大 型化とソレノイドコイルによる消費電力であった.また、 生成部から下流域へと効率よくプラズマを噴射するには、 通常比較的高い磁場強度が必要であるが、ミニマル装置の 制約上適用が不可能である.そこで下記の方針でプラズマ 源を設計した.実際のプラズマ源写真を図2に示す.それ らの効果に関しては、参考文献を参照いただければ幸いで ある.

- 可変コンデンサを用いたマッチングボックスは、コン デンサのサイズやモーター機構が必要になるため、こ れらを固定コンデンサで代用し、周波数可変アンプを 搭載することでインピーダンス整合を取る[8,9].
- ② 比較的弱磁場で高密度プラズマが得られるように,弱磁場モードのヘリコン放電を適用する[10].
- ③ ②に対する最適な磁場強度は RF 周波数に依存しており、また磁場が弱すぎても下流へのプラズマの輸送効率が下がるため、RF 周波数を40 MHz±3 MHz帯とすることで100 Gauss 程度の磁場をプラズマ源に印加する設計とした.なお RF 電源は市販品での対応ができなかったため、今回のプロジェクト用に開発した.
- ④ プラズマ流の絶縁管への損失を軽減するために、段付 き形状の絶縁管と、下流域からのガス導入により、プ ラズマ源出口での高密度化を図った[11-13].
- ⑤ 成膜前に基板を電極とした容量性結合放電によりク



図 2 マッチング回路, RF アンテナ, およびヘリコンプラズマ源 の写真(東北大ラボ機レベルでの動作の様子).

リーニングする逆スパッタ機構の要望があり,同軸ス イッチによって出力電力を切り替え,成膜前に逆ス パッタができる設計とした.

なお今回のスパッタ装置には間に合わなかったが,周波 数調整やプロセスを左右する正味電力(=入射電力-反射 電力)を一定に維持する機構を内蔵した,自動制御型のRF で源開発も完了しており,現在開発中のエッチング装置に 搭載予定である[14,15].

#### 5.2.2 ターゲットホルダ

ターゲットホルダの概略図を図3に示す.今回のプロ ジェクト内では、最大4元ターゲットでの動作を達成して おり、4種類の異なる材料からなる多層膜を形成可能であ る.今回の装置開発において、スパッタリング装置ではター ゲット交換の際のネジ締めが面倒であるという声があった ため、あらかじめターゲット背面にFeプレートをボン ディングしておき、プラズマ収束用の永久磁石(図3中 PM)の磁力によってターゲットが取り付けられる構造と した.また真空フランジも引き出し式の設計とすることで、



図3 ターゲットホルダの概略図. (a) (b) はそれぞれ, 3元,4 元ターゲットの断面図であり,(c) は各ターゲットの詳細 構造を示している. Reproduced from Vacuum, **171**, 109000 (2020), doi:10.1016/j.vacuum.2019.109000 with the permission of Elsevier. 工具が不要でワンタッチで交換できる構造となっている. 5.2.3 基板ホルダ

今回の開発過程で、スパッタリング時に基板が異常加熱 されるという現象が観測され、大きな問題となった.原因 を調べたところ、ターゲットヘイオンが突入した際に発生 する2次電子が、ターゲット前面のシースで基板に向かっ て加速され基板加熱を引き起こしていることが明らかに なった.そこで、基板近傍に高エネルギー電子の冷却効果 を目的とした磁気フィルタ[16,17]を設置し(図4)、高エ ネルギー電子を除去することで基板加熱を抑制した.この 効果に関しては後述する.

図5は今回開発したミニマルマルチターゲットスパッタ 装置の外観写真である.ミニマルファブで規格化されてい るウェハ搬送機構.ロードロック機構,ソフトウエア仕様, 満足しつつ,ガスボンベ内蔵と筐体内部にミニマル装置で は初となる 300 L/sのターボ分子ポンプを搭載することに



図4 磁気フィルタ付き基板ホルダの上面図,側面図. Reproduced from Vacuum, **171**, 109000 (2020), doi:10.1016/j. vacuum.2019.109000 with the permission of Elsevier.



図5 マルチターゲットスパッタ装置の外観図. Reproduced from Vacuum, **171**, 109000 (2020), doi:10.1016/j.vacuum.2019.109000 with the permission of Elsevier. 成功した.後述する結果で述べるが,今後改良する点は多 く,関係者一同,装置としての完成度を高めていきたいと 考えている.

# 5.3 成膜特性

本章では、前述のマルチターゲットスパッタ装置におけ る成膜や基板温度に関する実験結果について述べる.図6 は、プラズマ生成用の高周波電力を(a)100 W, (b)200 W とした際の, 各種ターゲット材料における成膜速度のター ゲットバイアス電圧 V<sub>target</sub> 依存性である.これらのデータ より, 最大成 膜 速度が Cu で約 250 nm/min, Al で約 140 nm/min, Fe で 100 nm/min, Ti で約 80 nm/min が得 られていることがわかる.ターゲット材料による成膜速度 の違いは、単一入射イオンによってスパッタされる原子数 に相当するスパッタ率の材料による違いに相当している. これらの値は、マグネトロンスパッタリング法に比べると 遅いものの,多元化が可能であるという点,例えば配線の バリア層やシード層の膜厚が100-200 nm 程度であること を考えると、ミニマルファブの最終目標である1プロセス 1分を将来的に実現しうる値であるといえる.また、ウェ ハ内の膜厚の均一性を調べたところ, ±5% 程度の均一性 が実現できていることが確認されている。さらに大きな利 点として, マグネトロンスパッタ法ではターゲットに磁性 体を用いた場合には、ターゲット表面への漏洩磁束が減少 するため、高密度プラズマを維持できず成膜速度が低下す ることが知られている.今回の装置では、磁性材料によっ て大きな磁力線構造が変化せず、ターゲットへのイオンフ ラックスは別途設置したプラズマ源でおおよそ決まるた め、材料の磁性・非磁性によって成膜速度が大きく変化せ ず,磁性材料のスパッタにも即座に対応できる.



図 6 プラズマ生成用高周波電力が(a) 100 W, (b) 200 W におけ る各種ターゲット材料の成膜速度のターゲットバイアス電 圧依存性. Reproduced from Vacuum, **171**, 109000 (2020), doi:10.1016/j.vacuum.2019.109000 with the permission of Elsevier.

一方で今回の装置では、マグネトロンスパッタ装置と異 なり、生成したプラズマが、ターゲット周辺のアースカ バーや真空容器壁へと接触しているため、不純物の混入が 懸念される.そこで、走査型電子顕微鏡 (SEM: Scanning Electron Microscope) に付属しているエネルギー分散型 X 線分析 (EDX: Energy dispersive X-ray spectroscopy) を用 いてサンプルの元素分析を行った結果を図7に示す.基板 材料と自然酸化膜に相当する Si, O のピーク以外は、ター ゲット材料のみが観測されており, EDX分析で明らかにな るような顕著な不純物が混入することなく成膜できている ことがわかる.またこの指標として,Cu膜の比抵抗率の計 測を行ったところ、膜厚を 500 nm 以上製膜した条件で、 Cuのバルク抵抗に近い抵抗率が実現できていることが観 測されている.一方で、Alの場合には、成膜レートを上げ た場合は表面が目視でわかるほど白濁するケースが観測さ れており,現在その原因を調べており,改良を進めていく 予定である.

当初の設計では基板ホルダには磁気フィルタが組み込ま れておらず、開発過程で、成膜中に基板温度が以上加熱さ れていることが観測され、予想外の対応をする必要が出て きた.図8(a)は、基板表面に熱電対を設置して計測した基 板温度の成膜時間依存性である。磁気フィルタを設置しな い際には、■でプロットするように、成膜開始からわずか 1分程度で350℃まで加熱されていることが観測され た.1章でふれた疑似SoC基板は、耐熱温度が250℃程度で あるため、基板の低温化を図った.試行錯誤の末、基板加 熱がターゲットからの2次電子に起因していることがわか り、前述の磁気フィルタを搭載するというアイディアで開 発を継続した.図8(a)中の○は、磁気フィルタを搭載した 場合の基板温度であり、■に比べて飛躍的な低温化が実現



図 7 ターゲット材料を(a)Cu,(b)AI,(c)Tiとして製膜した場合の,EDX スペクトル解析結果.図中には有意なピークの 元素種類を示している.Reproduced from Vacuum, **171**, 109000 (2020), doi:10.1016/j.vacuum.2019.109000 with the permission of Elsevier.

できていることがわかる.1分の成膜では150℃以下に維持されており、樹脂基板上へも成膜が可能となった.また 図8(b)は、磁気フィルタの有無による成膜速度の違いを 表しており、磁気フィルタ設置による大幅な成膜速度の低 下が起きていないことがわかる.

この装置を用いて、シリコン基板上に Ti (約 200 nm), Cu (約 400 nm), Al (約 250 nm)の連続製膜を行い、深さ 方向の元素分析を行った. **図 9** は、グロー放電質量分析計 (GD-MS: Glow Discharge Mass Spectrometry)による結果 であり、図中右側がシリコン基板に相当し、左側がサンプ ル表面に相当するデータとなっている.シリコン基板上に 各種材料が順に製膜されており、酸素に由来する信号は、 シリコン基板表面とサンプル表面にのみ存在していること がわかる.この酸素ピークは、成膜前のシリコン基板上、 および多層膜成膜後に大気開放した際の自然酸化膜を形成す ることなく多層膜の成膜が可能であることが示されたとい える.



図8 (a)基板温度の成膜時間依存性.(b)成膜速度のターゲット バイアス依存性.図中■および×は磁気フィルタを設置し ない場合、〇は磁気フィルタを設置した場合の計測結果を 示す.データはすべて高周波電力100W での結果である. Reproduced from Vacuum, **171**, 109000 (2020), doi: 10.1016/j.vacuum.2019.109000 with the permission of Elsevier.



図 9 シリコン基板上へ多層膜を成膜した際の, GD-MS を用いた深さ方向の元素分析結果. Reproduced from Vacuum, 171, 109000 (2020), doi:10.1016/j.vacuum.2019.109000 with the permission of Elsevier.

# 5.4 まとめ

ヘリコン波プラズマ源を搭載した、ミニマルマルチター ゲットスパッタリング装置の開発を行った.これまでに外 部磁場の必要性や大電力高周波を必要とすることで実用化 が敬遠されがちであったヘリコン波プラズマ方式を、周波 数可変方式による高周波システムの小型化や弱磁場モード の適用により、著しくサイズや電力が制限されたミニマル 装置に組み込むことに成功した.またマルチターゲット機 構や磁気フィルタ搭載の基板ホルダ開発によって、要求仕 様に近い値のマルチターゲットスパッタ装置が完成しつつ ある.現在は、Alの高速成膜時にサンプル表面が荒れてし まう等の問題点が起きており、今後さらに改善を図る予定 である.このような改善に対しても柔軟に対応できる点 は、大型のプロセス装置では難しく、装置開発者側から見 たミニマルファブの利点でもあると筆者は感じている.

今回の開発を通して、大学におけるプラズマ研究の良い 点でもあり悪い点でもあるが、これまではプラズマ源だけ を見ていたことを痛感した.システム全体を見ながら、 ハード、ソフト、コストの制約がある環境下で開発をする 重要性を学べた.今回の開発では、ミニマルファブ装置の サイズ制約の問題、高周波システム開発、真空排気系等の 周辺機器にも多くのエフォートを割いた.そこで感じたこ とは、大学研究から製品化へのギャップの大きさであり、 多くのことを学ぶ機会となった.また、筆者はヘリコン波 プラズマを用いた宇宙プラズマ推進機に関連する研究も 行っており[18-23]、このプロジェクトで得られた高周波 システムの小型化技術や装置設計技術は、これらの研究に も大きく寄与するものであると考えている.

# 参 考 文 献

- [1] G. Greczynski et al., Surf. Coat. Technol. 257, 15 (2014).
- [2] A. Anders, Surf. Coat. Technol. 257, 308 (2014).
- [3] K. Yukimura et al., Surf. Coat. Technol. 250, 26 (2014).
- [4] P. Gao et al., Surf. Coat. Technol. 201, 5298 (2007).
- [5] S.F. Chichibu *et al.*, J. Appl. Phys. **91**, 874 (2002).
- [6] K. Takahashi et al., Vacuum 171, 109000 (2020).
- [7] K. Takahashi *et al.*, J. Phys. D: Appl. Phys. 47, 425201 (2014).
- [8] C. Charles et al., J. Phys. D: Appl. Phys. 46, 365203 (2013).
- [9] K. Takahashi *et al.*, J. Phys. D: Appl. Phys. 50, 265201 (2017).
- [10] F.F. Chen, Phys. Plasmas 10, 2586 (2003).
- [11] K. Takahashi et al., Appl. Phys. Lett. 109, 194101 (2016).
- [12] K. Takahashi et al., Appl. Phys. Lett. 113, 034101 (2018).
- [13] T. Saito et al., Vacuum 163, 269 (2019).
- [14] K. Takahashi et al., Front. Phys. 7, 227 (2020).
- [15] K. Takahashi, Rev. Mod. Plasma Phys. 3, 3 (2019).
- [16] A. Aanesland et al., Appl. Phys. Lett. 100, 044102 (2012).
- [17] K. Takahashi et al., Phys. Rev. Lett. 116, 135001 (2016).
- [18] K. Takahashi et al., Phys. Rev. Lett. 107, 235001 (2011).
- [19] K. Takahashi et al., Phys. Rev. Lett. 110, 195003 (2013).
- [20] K. Takahashi et al., Phys. Rev. Lett. 114, 195001 (2015).
- [21] K. Takahashi et al., Phys. Rev. Lett. 118, 225002 (2017).
- [22] K. Takahashi et al., Phys. Rev. Lett. 120, 045001 (2018).
- [23] K. Takahashi *et al.*, Plasma Sources Sci. Technol. 24, 055004 (2015).



# 6. CVD Equipment Using ECR Plasma in Magnetic Mirror Field for Silicon Nitride Film Formations

後藤哲也 GOTO Tetsuya 東北大学 (原稿受付:2020年5月20日)

ミラー磁場閉じ込めプラズマを活用した新しいプラズマ CVD (Chemical Vapor Deposition) 成膜技術につい て紹介する.本提案技術は磁場で閉じ込めたプラズマの境界近傍かつ外側へ成膜用の基板を設置することによ り、荷電粒子照射によるダメージを低減すると同時に、電気的に中性で反応性に富む活性なラジカルを効率良く 基板へ輸送することで、高品質な成膜技術を実現することをめざしている.ミニマルファブシステム向けに設計 した装置の概要を述べるとともに、半導体製造分野のみならず広い産業分野で高品質な薄膜形成が要求されるシ リコン窒化膜(SiN 膜)形成へ適用した結果について報告する.

#### Keywords:

plasma chemical vapor deposition, mirror confined plasma, silicon nitride, plasma damage

# 6.1 はじめに

弱電離プラズマは、中性ガス分子と電子との衝突により 反応性に富む様々な活性種(ラジカル)を容易に発生させ ることができるため、様々な産業分野で用いられている. 半導体製造分野においても, エッチングによる微細加工 や、プラズマ CVD (Chemical Vapor Deposition) による成 膜プロセス等に活用され、高性能な半導体製造においてプ ラズマプロセスは欠かせないものとなっている[1].しか し、プラズマ中に非処理ウェハを挿入すると、バルクプラ ズマの電位とウェハ表面電位との電位差で加速された荷電 粒子(主に正イオン)がウェハへ照射されることで、半導 体素子にダメージが発生し、その特性が劣化してしまうこ とが課題である.このようなダメージを低減するためにプ ラズマからウェハを離すと、イオン照射によるダメージは 低減できるが、同時に特に寿命の短い活性なラジカルが失 活してしまい、プラズマを利用する利点が低減してしま う. すなわち、ダメージ低減と活性種活用の最大化はト レードオフの関係である(図1(a)). さらに, チャンバ内 壁ヘイオンが照射されることでスパッタリングによりチャ ンバ内壁材料が叩き出され、それら原子がウェハへ付着す ることによる金属汚染も問題となっている. イオン照射エ ネルギーは大よそ電子温度に比例するため[1], このよう なダメージ・汚染を低減させるには、プラズマの低電子温 度化が有効であり、プラズマ励起に用いる電力の高周波化 等によるプラズマの低電子温度化が現在まで進展してき た.しかし筆者は、半導体製造用のプラズマ装置開発に携 わる中で、イオン照射エネルギーを 10 eV 以下と非常に低

Tohoku University, Sendai, MIYAGI 980-8579, Japan

く抑えても、微量であるがセラミックス表面がスパッタさ れ叩き出されてしまうことを見出す等[2],低電子温度化 のみによるダメージフリー装置の実現に困難さを感じてい た.そこで、プラズマの磁場閉じ込めの概念を積極的に半 導体製造で用いるプロセスプラズマ源へ適用することで、 上述した本質的な課題を解決できないかと着想した(図1 (b)).すなわち、磁場で閉じ込めた高密度なプラズマを生



author's e-mail: tetsuya.goto.b2@tohoku.ac.jp

成し、閉じ込められたプラズマの外側近傍に基板を設置す ることで、荷電粒子を閉じ込めることでイオン照射ダメー ジを低減すると同時に、磁場の拘束を受けない電気的に中 性な活性種の供給を最大化するプラズマプロセス装置を実 現するのである.この着想をミニマルファブシステムで実 現するべく、永久磁石を用いた小型のミラー磁場閉じ込め ECR(電子サイクロトロン共鳴)プラズマによるプロセス 装置を考案・製作した[3].開発したプラズマ源は、プラ ズマ CVD によるシリコン窒化膜(SiN 膜)形成技術へ適用 し[4,5],現在も開発を継続して進めている.本章では、新 しく開発したプラズマ源の概要や、このプラズマ源を用い て成膜したシリコン窒化膜の評価結果について述べる.

# 6.2 新規ミラー磁場プラズマ源

#### 6.2.1 プラズマ源の構成

図2(a)に、新しく開発したミラー磁場プラズマ源を示す. 磁場は軸対称のネオジウム磁石によって発生させている. 本プラズマ源では、装置を小型化するために、電流コイル ではなく永久磁石でミラー磁場を形成した. 図中に円筒座 標の Z 軸, R 軸を定義し, Z 軸上の磁場強度分布も示して いる. 永久磁石を用いたこの磁場配位は、医療用途等で用 いられる ECR イオン源[6-8]と似ている.ただし、これら イオン源ではミラー磁場の片側のピーク磁場強度を意図的 に弱くして軸方向にプラズマを取り出しているのに対し, 本プラズマ源は2つのピークの磁場強度を等しくして閉じ 込め向上を意図している点が異なっている.本プラズマ源 のミラー磁場のピーク磁場強度は0.43 T (Z=±50 mm) で あり、ミッドプレーン (Z=0 mm) での磁場強度は 0.085 T となっている. ECR プラズマ励起に用いた電磁波の周波数 は 5.85 GHz とした. 5.85 GHz のマイクロ波の ECR 磁場強 度は 0.21 T であり, ECR 位置を図中に示している. 半導体 製造分野では、2.45 GHz マイクロ波(ECR 磁場強度は



図 2 (a)新しく開発したミラー磁場プラズマ源.(b)本プラズマ 源で励起した典型的な Ar プラズマ(圧力 1.33 Pa)の写真. (c)本プラズマ源を搭載したミニマル装置.

0.085 T)を用いられることが多いが、本開発では、(1)よ り短波長のマイクロ波を利用することで導波管等のマイク ロ波回路を小型化する、(2)より強い磁場を用いることで 閉じ込め性能を向上させる、という2点の理由から、 5.85 GHzを採用した.マイクロ波は円形導波管(直線偏波, TE11 モード) より石英窓を介してチャンバ内へ導入した. 図からわかるように、ECR 位置は石英窓と片方の石英リミ ターの内部に存在している.よって、このエリアがプラズ マ励起領域となる.励起されたプラズマは石英リミター開 口部よりミラー磁場の中央部に導入される. プラズマは磁 力線に拘束されるから、 リミターの開口径でミッドプレー ン部のプラズマ直径を制御することが可能である.石英窓 に対向するミラー磁場端部には、同心円上の金属製エンド プレートが設置されている.このエンドプレートに電圧を 印加することが可能で、本章の結果では電圧印加はしてい ないが、将来的にはエンドプレートの電位を制御すること で中央部のプラズマ分布等を制御することも想定してい る. 図2(b)に、本プラズマ源で励起した典型的な Ar プラ ズマ(圧力 1.33 Pa)の写真を示す.磁力線に沿ってミラー 磁場プラズマが生成されているのがわかる. このプラズマ 源に加え、マイクロ波電源(最大出力 50 W または 100 W) 及び自動整合器も企業と共同で開発することで、全てミニ マル筐体に収めることができた(図2(c)).

#### 6.2.2 プラズマ計測結果

プラズマ特性を定量的に評価するために、Ar プラズマ のラングミュアプローブ計測を行った[3]. ラングミュア プローブで得られた電流電圧特性から、イオン密度(正イ オン密度),電子温度を算出した.強磁場化で電子飽和電 流が著しく減少していたため、電子飽和電流から電子密度 を導出することはできなかったが、Ar プラズマは1価の 正の Ar イオンと電子から構成されることから、イオン密 度と電子密度は等しいと考えられる.また,電子温度に関 してはプラズマ電位とフローティング電位の差分から導出 した.詳細は文献3に述べている.図3に、イオン密度 n<sub>i</sub>(=電子密度)及び電子温度 T<sub>e</sub>のマイクロ波パワー依存 性(圧力 0.27 Pa)を示す.マイクロ波パワーが5Wにおい て 10<sup>11</sup> cm<sup>-3</sup> 程度の高密度プラズマが生成されており、マ イクロ波パワーの増大とともに増加し,20W以上の領域で 3.5×10<sup>11</sup> cm<sup>-3</sup> 程度に達し、それより高パワーの領域では 飽和傾向となっている.電子密度が電子温度 Te は 3~4 eV 程度であった.広い圧力領域に亘り(0.1~10 Pa),電子密 度が 10<sup>11</sup> cm<sup>-3</sup>を超える高密度プラズマが生成できること を確認している[3,4]. 高密度プラズマが比較的低いパ ワーで励起されていることから、ミラー磁場による磁場閉 じ込め効果が効果的に働き,電力効率良くプラズマが生成 されていることが示唆される.

次に、ラングミュアプローブを空間的に掃引して、プラ ズマの空間分布を調査した結果を示す.図4は、圧力(a) 0.27 Pa,(b)1.33 Pa,(c)7.98 Pa におけるイオン飽和電流 密度のZ軸上(R=0 mm)分布である.マイクロ波パワー は40 Wである.イオン飽和電流は数mA/cm<sup>2</sup>程度であり、 これは電子密度10<sup>11</sup> cm<sup>-3</sup>台に対応する値である.なお、マ



図3 イオン密度 n<sub>i</sub> (=電子密度)及び電子温度 T<sub>e</sub>のマイクロ波 パワー依存性 (圧力 0.27 Pa). Reproduced from Rev. Sci. Instrum. **87** 123508 (2016) https://doi.org/10.1063/ 1.4972294, with the permission of AIP Publishing.

イクロ波は Z 軸負側領域から導入されているので,この分 布はマイクロ波導入窓とは反対側の分布である.最大磁場 部 (Z=50 mm)の内側にプラズマが分布し,軸方向に閉じ 込められていることがわかる.ただし,Z=50 mmよりも 外側へプラズマが流出し,端損失の成分もあることがわか る.図4より,単損失成分は圧力が高い方が抑えられてい ることがわかる.磁場に平行方向の拡散係数は,バックグ ラウンドのガス圧に逆比例することから,この振る舞い は,拡散係数の減少とともに軸方向閉じ込めが向上してい ることを示唆している.

図5に、Z=0mmにおけるイオン飽和電流密度の径方向 分布(R方向分布)を、圧力(a)0.27 Pa、(b)1.33 Pa、(c)



図4 圧力(a)0.27 Pa, (b)1.33 Pa, (c)7.98 Pa におけるイオン 飽和電流密度のZ軸上 (R=0mm)分布. Reproduced from Rev. Sci. Instrum. 87 123508 (2016) https://doi.org/10.1063 /1.4972294, with the permission of AIP Publishing.



図5 圧力(a)0.27 Pa, (b)1.33 Pa, (c)7.98 Pa におけるイオ ン飽和電流密度の径方向分布 (*R* 方向分布) (*Z* = 0 mm). Reproduced from Rev. Sci. Instrum. **87** 123508 (2016) https://doi.org/10.1063/1.4972294, with the permission of AIP Publishing.

7.98 Pa の場合について示す.図に示している  $R_0 = 15 \text{ mm}$ は、リミター開口部の開口径と磁力線で規定されるミッド プレーン上での理想的なプラズマ半径である.プラズマの 径方向分布は、磁場を横切る拡散やECR位置でのイオン化 率の径方向分布等、複合的な要因で決定されるため、その 振る舞いを理解するのは難しいが、図5を見る限り、  $R_0 = 15 \text{ mm}$ 付近より外側では急速にイオン電流が減少し ており、径方向にもプラズマが閉じ込められていることが わかる.特に圧力が高い方がより $R_0 = 15 \text{ mm}$ 以内にプラズ マが分布していることがわかる.この閉じ込められたプラ ズマの近傍に、ウェハを設置することで、イオン照射ダ メージを低減し、かつ高密度プラズマ中で生成した活性な ラジカルを最大限利用したプロセスの実現が期待できる.

#### 6.3 シリコン窒化膜成膜への適用

シリコン窒化膜は緻密な構造を持つ絶縁体であり、パッ シベーション膜(保護膜)、水分バリア膜、電気的絶縁膜、 電荷蓄積膜等として、半導体デバイスのみならず、太陽電 池、光デバイス、MEMS(micro electro mechanical systems) 等、様々な分野で用いられており、IoT (Internet of Things) 社会の進展にとってその高品質化は必要不可欠な ものとなっている.しかし、一般的に窒化物は酸化物と比 べて融点が高く、高品質な薄膜を形成するには非常に高い 温度が必要である(窒素分子は酸素分子と比べて結合が強 く、金属酸化物は自然界に多く存在しているが、金属窒化 物はほとんど存在しない).熱エネルギーのみで材料ガス を分解して成膜する熱 CVD 法では、シリコン酸化膜 (SiO<sub>2</sub>)は400℃程度で形成可能であるのに対し、シリコン 窒化膜(Si<sub>3</sub>N<sub>4</sub>)は750℃という高温でないと良好な膜は得 られない.すなわち、高品質な窒化物薄膜を低温で形成可 能とするには、プラズマにより生成した活性種の活用が必 須であり、半導体をはじめとする広い産業分野で高品質な 窒化膜成膜技術が強く求められている. ミニマルファブシ ステムでは、図6に示すようにシリコン CMOS (Complementary Metal-Oxide-Semiconductor)回路におけるサイ ドウォール膜や, MEMS 向けの低応力・高薬液耐性 SiN 膜への適用が期待される.本プラズマ源においては、Ar/ SiH<sub>4</sub>/N<sub>2</sub>/H<sub>2</sub> ガスによるプラズマ CVD により SiN 膜の形成 を行った. 図7(a) - 7(c)は, X線光電子分光(XPS)によ り得られた, SiN 膜 (シリコン基板上へ成膜)の組成比の深 さ方向分布である. (a)は比較用の熱CVDのシリコン窒化 膜(750℃で成膜)であり、(b)及び(c)は本プラズマ源で 圧力をぞれぞれ 1.33 Pa.25 Pa として成膜した膜である.成 膜は室温で行った. SiN 膜の膜厚は(a), (c)が約 100 nm, (b)は約 200 nm であり, 膜厚より深い領域では基板の Si のみ検出されている.ガス流量比(主にSiH<sub>4</sub>/N<sub>2</sub>流量比)を 調節し、両圧力で成膜した膜の屈折率を、共に熱CVDの膜



➢ MEMS向け低応力・高薬液耐性SiN膜



図6 ミニマルファブシステムにおいてミラープラズマCVDの適 用が期待されるデバイス:シリコンCMOS回路におけるサ イドウォール膜や MEMS 向けの低応力・高薬液耐性 SiN 膜。



図7 X線光電子分光 (XPS) により得られた, SiN 膜 (シリコン 基板上へ成膜)の組成比の深さ方向分布.(a)は比較用の 熱 CVD のシリコン窒化膜 (750℃で成膜)であり,(b)及び (c)は本プラズマ源で圧力をぞれぞれ 1.33 Pa,25 Paとし て成膜した膜.

と同等の約2となるようにしている.図6(b)からわかる ように、1.33 Pa で成膜した膜は、膜中の Si が相対的に多 く,かつ酸素が混入してしまっている.屈折率の高い窒化 不足でシリコンの量が相対的に多いシリコンリッチな膜 (Siの屈折率は 3.88)と、屈折率の低い Si 酸化膜(SiO<sub>2</sub>の 屈折率は1.46)の成分が混じり、見かけ上屈折率が~2と なっていると考えられ、理想的な Si<sub>3</sub>N<sub>4</sub> 膜組成とは大きく 異なっていることがわかった. 膜中の酸素は, 深さ方向で ほぼ一定であることから、ウェハを取り出した後の表面か らの酸化であるとは考えにくい.本チャンバは到達真空度 が 10<sup>-4</sup> Pa 前半であり、プロセスガス流量やチャンバ体積 を考慮すると200 ppm程度の酸素や水分が不純物としてプ ロセス中に存在していると考えられる.よって, 膜中の酸 素はこれら成分が酸化種となり、成膜中の窒化力が相対的 に弱かったため、酸化が窒化と同時に起こったと予測され る.一方, 圧力 25 Pa で成膜した膜は, N/Si 比が 750℃の 熱 CVD で作製したシリコン窒化膜とほぼ同じで理想的な シリコン窒化膜 Si<sub>3</sub>N<sub>4</sub> (Si:N=3:4) に近いことがわか る. さらに、膜中の酸素の混入が XPSの測定限界以下 (~1%以下)であった.プロセスガス流量は1.33 Paと 25 Paにおいて大きな違いは無いので、残留酸素や水分の レベルも大きな差は無い.よって,25 Paにおいては非常に 活性な窒化種が基板へ供給され、より理想的に窒化プロセ スが行われていることが示唆される. さらに特筆すべき は、熱 CVD の膜でもわずかに酸素が検出されているのに 対し (1~2%程度),本システムにおいて 25 Pa で成膜し た膜はそれよりも酸素含有量が少ないという結果が得られ たことである.なぜ圧力が高い方が良好な膜が成膜できる かは現時点では明確でない. 今後更なる検討を進める予定 である

次に、成膜した SiN 膜のフッ酸耐性に関する評価結果を 述べる.半導体デバイスや MEMS を製造する上では,SiN 膜に対し、シリコン酸化膜のエッチング液であるフッ酸に 対する選択性を求められることが多く、フッ酸耐性を有す ることが望まれる.図8は、5%フッ酸に膜を浸漬した際 のエッチングレートを、成膜した SiN 膜の屈折率に対して プロットしたものである.成膜温度 400℃, 250℃, 室温の 結果について示している.成膜圧力は25 Paであり, SiH<sub>4</sub>/N<sub>2</sub>流量比を制御することで屈折率を変化させた.な お、5%フッ酸に対しては、熱酸化で形成したSiO2膜の エッチングレートは40 nm/min程度, 750℃の熱CVDで形 成したSiN膜のエッチングレートは3nm/min程度である. 本プラズマ源においては、SiH<sub>4</sub>/N<sub>2</sub>比を増やすと、膜がSi リッチとなり、屈折率が上昇することを確認している. ど の成膜温度においても、屈折率の上昇とともに、フッ酸の エッチングレートが減少し耐性が向上していることがわか る.これは、膜がSiリッチになるためと考えられる(Si はフッ酸にエッチングされない). Si リッチの膜は, 絶縁 耐性が悪化することが知られており、絶縁性が求められる 半導体デバイスの機能膜やパッシベーション膜に使用する には不適であるが、電気的な特性が要求されないエッチン グ時のハードマスク膜への適用等には期待ができる.一



図8 5% フッ酸に膜を浸漬した際のエッチングレートを、成膜 した SiN 膜の屈折率に対してプロットしたグラフ(成膜温 度 400℃,250℃,室温). Reproduced from ECS J. Solid State Sci. Technol. 8 N113 (2019) DOI: 10.1149/2.0121908 jss, with the permission of The Electrochemical Society.

方,電気的特性も重要な絶縁膜・機能膜・パッシベーショ ン膜に関する限り,屈折率が2程度の領域の膜を使用する 必要がある.図からわかるように,屈折率が2程度の領域 において,成膜温度を上昇させることで,フッ酸耐性は劇 的に向上している.400℃成膜では750℃のLPCVDの膜と 同等のエッチングレート(3 nm/min 程度)が得られた. 200℃成膜においても,エッチングレートは10 nm/min 程度であり,シリコン熱酸化膜のレート(40 nm/min 程度) よりも低く,フッ酸耐性に優れた膜ができていることがわ かった.成膜温度を上昇させることより,膜中の水素が減 少し,また結合の強い膜ができていると予測される.今後, 200℃以下の成膜温度においても,フッ酸耐性を更に向上 させるよう,成膜条件や装置条件を探っていく予定であ る.

次に、様々なデバイス製造において重要なカバレッジ (複雑形状への成膜の付き回り)に関する評価結果につい て紹介する. 図9に、ライン&スペースのパターニングを 行ったシリコン基板ヘシリコン窒化膜を成膜した基板の断 面 SEM 写真を示す. ライン&スペースは 0.5 μm のパター ンであり1:1の比率でパターニングされている.またト レンチ (溝) 深さも 0.5 μm であるから, トレンチのアスペ クト比は1:1である.このようなパターンに、成膜温度 350℃で、平坦な基板の場合に約 60 nm 成膜される条件で SiN 膜を成膜した.比較用に、従来型のマイクロ波プラズ マ装置によるプラズマ CVD で成膜した結果についても示 している[5]. 従来型プラズマ CVD でも 350℃ で成膜をし ている. 図からわかるように, 従来型の CVD では, ボトム 部はトップ部と同等の膜厚であるが、側壁の膜厚が薄く なってしまっている.一方,本プラズマ源では、トップ部, ボトム部,及び側壁にもほぼ同じ膜厚で成膜されており, カバレッジ性の良い成膜が実現していることがわかる. さ



図9 SiN 膜のガバレッジおよびフッ酸耐性評価結果.

らに、図9には5%フッ酸に両サンプルを2分間浸漬した 後の断面 SEM 像も示している. 従来型の CVD では, トッ プ部に比べ, それ以外の領域の膜はフッ酸耐性が劣ってお り, 側壁部は完全に膜が消失し, またボトム部もトップ部 に比べエッチングレートが速く膜が相対的に多くエッチン グされてしまっている. 一方, 本プラズマ源では, トップ 部, ボトム部, 及び側壁部の SiN 膜のフッ酸耐性がほぼ同 等で, ほとんど膜がエッチングされていないことがわかっ た. 本結果は, イオン照射を用いないラジカル反応中心の 高品質なプロセスが実現できていることを示唆している.

#### 6.4 まとめ

イオン照射ダメージを防ぎ,一方,電気的に中性で活性 なラジカルを活用できる新しいミラー磁場閉じ込め型 ECRプラズマプロセス装置を提案・製作した.ミラー磁場 閉じ込めの概念が良く活かされ,低い電力で効率良く高密 度プラズマを励起できることを明らかとした.次に,本装 置をプラズマCVDプロセスへ適用し,Ar/SiH<sub>4</sub>/N<sub>2</sub>/H<sub>2</sub>プラ ズマによりシリコン窒化膜を形成した.その結果,750℃ 成膜の熱 CVDの膜と同等のN/Si 組成及び同等のフッ酸耐 性を持ち,かつ熱 CVDの膜よりも酸素混入の無い膜を得 ることができた.また,トレンチ内部や底部へもカバレッ ジ良くフッ酸耐性の良好な膜が成膜できることを確認し た.ここで得られた結果は,プラズマのダメージを低減し, かつラジカル反応ベースのプロセスが実現できていること を示唆し,ミニマルファブシステムの発展,高品質成膜技 術の発展に寄与できると考えられる.

# 参考文献

- [1] B. Chapman, *Glow Discharge Processes* (Wiley, New York, 1980).
- [2] T. Goto and S. Sugawa, Jpn. J. Appl. Phys. 54, 128003 (2015).
- [3] T. Goto et al., Rev. Sch. Instrum. 87, 123508 (2016).
- [4] T. Goto et al., IEEE J. Electron Devices Soc. 6, 512 (2018).
- [5] T. Goto et al., ECS J. Solid State Sci. Technol. 8, N113 (2019).
- [6] M. Muramatsu et al., Rev. Sci. Instrum. 71, 984 (2000).
- [7] D. Z. Xie, Rev. Sci. Instrum. 73, 531 (2002).
- [8] Y. Kato et al., Rev. Sci. Instrum. 87, 02A711 (2016).

# 小特集 革新的半導体産業システム"ミニマルファブ"におけるプラズマテクノロジー 7.マイクロ波プラズマ源を用いた水蒸気プラズマアッシング装置

# 7. Water Vapor Plasma Ashing System Using Microwave Excited Plasma Source

石 島 達 夫 ISHIJIMA Tatsuo 金沢大学 理工研究域 電子情報通信学系 (原稿受付:2020年8月11日)

本章では、水蒸気を原料ガスとするマイクロ波励起プラズマを用いたアッシング技術について紹介する.水 蒸気は、処理室の底部に導入した超純水をポンプで減圧することにより発生させる方式であるため、処理室内部 は飽和水蒸気圧程度(~3kPa)と、比較的高い圧力領域になる.一般に高い圧力下では、プラズマ生成領域が収 縮するため、大口径ウェハに対応する半導体製造プロセスをめざした研究開発は難しい.一方、ミニマルファブ はハーフインチウェハによる半導体製造装置群であるので、面内均一性の実現のための研究開発の時間とコスト を低減できる特長を有している.さらに、少量多品種をターゲットにしているため、新たに見出した半導体製造 プロセスの適用可能性を、既存の製造工程と置き換えて比較し評価することも容易である.ミニマル規格に適合 するレジスト除去装置として、研究開発を進めているマイクロ波プラズマによる水蒸気プラズマアッシング装置 の概要を紹介する.

### Keywords:

Minimal Fab, microwave plasma, photoresist, ashing, ultrapure water

# 7.1 はじめに

プラズマプロセスは、大規模集積回路(LSI)や MEMS (Micro Electro Mechanical Systems)等の微細加工,高融 点材料などの無機物質や有機物質を用いた薄膜堆積,様々 な基板の表面改質や洗浄など先端電子デバイス製造に必須 の技術として用いられている.多くの半導体デバイス製造 用のプラズマプロセスには、熱によるダメージを回避する ために電離度が低く、ガス温度が電子温度に対して十分に 低い非熱平衡プラズマが利用されている.近年、このよう な非熱平衡プラズマを液中または液表面から作用させ、溶 液との化学反応を低温で促進させるプロセスへと応用する ことをめざした研究が様々な分野で行われている[1,2]. 液体を用いる工業プロセスは数多くあるので、新規のプラ ズマ生成法の発展により、この分野の研究開発は今後、ま すます盛んになると考えられる.

従来のプラズマプロセスは、固相・気相・プラズマの3 相が関与する反応場を用いている.ここに、液体が反応場 に加わることにより、液体・気体・プラズマ、さらには、 固体・液体・気体・プラズマと4相が相互に関与する反応 場が考えられる.プラズマを含む4つの異なる相が時間 的・空間的に近接している環境で相互に影響を及ぼし作用 する系を「重相構造」と捉えると、高いガス温度領域では、 熱プラズマを用いたナノ粒子の大量生成技術[1]、厚い金 属鋼板を高速切断するアークプラズマジェット技術[2], 核融合実験炉内に生成される高温プラズマが接触する壁近 傍において重相構造が現れる.このような重相構造は反応 系が複雑であるがゆえに実用化には数多の困難を伴うこと が容易に予想されるが,逆に言えば研究開発を進める余地 が多く残されているということである.重相構造プラズマ を用いたイノベーション技術の創出が期待される.

本章では、液体が関与するプラズマ生成法について概要 を述べた後に、超純水を原料ガスとするマイクロ波プラズ マ源の開発と、半導体製造工程におけるアッシングプロセ スへ適用をめざした研究開発内容について述べる.アッシ ングプロセスとは、プラズマや紫外線等により生成させた 活性種により、ドライ環境下で、レジスト膜などの有機薄 膜を灰化(アッシング)する工程である.半導体製造工程 の詳細は、7.5に後述する.

# 7.2 液体が関与する各種プラズマの生成法

溶液とプラズマを作用させる反応系には、液体の表面、 または液体中に直接放電する方式が考えられる.液表面よ り非熱平衡プラズマを照射する系では、直流高電圧を尖っ た電極等を用いて狭い空間に印加する直流グロー放電方式 や交流高電圧を電極に印加する誘電体バリア放電とする低 温プラズマジェット方式が用いられている.これらの放電 方式では、プラズマ生成用のガスとして He, Ar などの希 ガスを用いる、または、パルス的に電界を印加することで 熱プラズマへの移行を抑制している.一方、液中放電では 高電圧パルスや高周波を液中の電極に印加することで高電

Electrical, Information, and Communication Engineering Institute of Science and Engineering, Kanazawa University, Kanazawa, ISHIKAWA 920-1192, Japan author's e-mail: ishijima@w

 $author's \ e\text{-mail: ishijima} @ec.t.kanazawa-u.ac.jp$ 

界を発生させ放電破壊を起こし、プラズマを生成させる. 一般に液体の放電破壊電圧は、気体に比べて桁違いに高い ため放電は容易ではない.そのため、液体中に何らかの手 法でガスを導入する、もしくは、電極間隔を狭くし溶液の 導電率を増加させるために電解質を溶かすことでジュール 加熱を促進させて気泡を電極間に形成することで気中の絶 縁破壊現象を誘起する、あるいは、短時間に高電圧を印加 するパルス放電を用いるといった手法が用いられる.

また,直流高電圧や高周波以外のプラズマ源として,マ イクロ波を用いた液中放電方式が開発されている.マイク ロ波は極性分子を加熱する作用を有することから,マイク ロ波電力の一部は水に吸収され損失する.これは,見方を 変えるとマイクロ波は,極性分子を含む液体中に気泡を生 成する手段として捉えることもできる.ジュール加熱によ り気泡を生成する液中放電方式では,放電開始を容易にす るため溶液の導電率を高くする場合があるが,マイクロ波 の場合には,超純水においても気泡形成とプラズマ生成が 容易である点が特長である.

マイクロ波によるプラズマ生成の場合,高電界を発生さ せるために,同軸アンテナやスロットアンテナが用いられ ている.同軸アンテナ方式は,矩形導波管を伝播するマイ クロ波を同軸変換し,処理容器内の液中に配置した同軸ア ンテナにマイクロ波を照射する手法である.これまでに, マイクロ波プラズマを銅製のアンテナに局所的に生成さ せ,溶融・気化させることで銅の微粒子を生成させる研究 や[3],有機溶液に含有されている炭素元素を原料として カーボンナノチューブを生成する研究[4]が報告されてい る.本研究では,水を原料ガスとするマイクロ波プラズマ を,半導体製造プロセス工程に適用するための開発を行っ ている.次に,半導体製造工程のプラズマプロセスにおけ る水の取り扱いについて述べる.

# 7.3 水を原料とするプラズマプロセス

半導体製造工程では、超純水を用いる工程が数多く存在 する.これは半導体製造においては不純物がデバイスの性 能劣化をもたらすからである.実は、マイクロ波励起プラ ズマによるアッシング装置開発の初期の段階においては、 ウェハを超純水に浸した状態にし、マイクロ波による加熱 と処理室内の減圧によりアンテナをウェハ間に気泡を発生 させ、その気泡内部にプラズマを発生する方式を採用して いた.しかし、ウェハ表面に超純水が接触する方式の場合、 ウェハ表面の水を適切な方法で取り除かない限り、汚れが 残る可能性がある.ウェハ表面の水を適切に取り除くため には、例えば、プロセス後の洗浄工程と乾燥工程が必要と なり装置が複雑化する.そのため、研究開発を進めていく 過程で、送液ポンプで処理室に超純水を導入し、減圧によ り水を気化させたのちに、マイクロ波を印加することでプ ラズマを発生させる方式へと変更した.

一般に,水を原料とするプラズマは,液体の水をプラズ マの高温領域に供給し,瞬時に水素と酸素に分解する「水 プラズマ」と水蒸気をプラズマの生成領域に発生または導 入しプラズマを生成させる「水蒸気プラズマ」に大別され る[5].本研究で開発しているプラズマ源は,水蒸気プラ ズマに分類される.現在開発中の装置においては,水蒸気 の導入に,液体用の流量制御器,気化器を用いてはいない. 超純水を導入する液体ポンプとダイヤフラムポンプによる 減圧により,飽和水蒸気状態を作り出している.常温の飽 和水蒸気圧は3kPa程度であるため,半導体製造工程のプ ラズマプロセスの中では,高い圧力におけるプラズマ生成 を実現しなければならない.絶縁破壊を生じさせるには高 い電界強度が必要である.本手法ではスロットアンテナ方 式を採用しているので,この特長について次に述べる.

# 7.4 水を原料ガスとするスロットアンテナ方式 のマイクロ波励起プラズマ生成法

スロットアンテナとは、導波管の管壁に設けられた"切 り込み (スロット)"である.導波管内をマイクロ波が伝播 する際に、導波管の内壁には表面電流が誘起される.従っ て、導波管の管壁にスロットアンテナが配置され、表面電 流が物理的に遮断されると,変位電流が発生し,スロット アンテナ部に電磁界が誘起される[6,7].スロットアンテ ナは、1つの導波管に複数のアンテナを設けることができ るという特徴がある.これまでに低圧のドライプロセスに おいて、小面積プロセス向けのスロットアンテナから[8-10],複数のスロットアンテナを用いた扁平かつ大面積プ ラズマ生成に関する研究例が報告されている[11-13].マ イクロ波励起方式のプラズマ生成法のもう1つの特徴は, 対向電極を必要としないことである. 高電界はスロットア ンテナ内部に発生し、プラズマ生成部近傍に照射対象物が 配置される状況において、マイクロ波電界によりイオンが 基板面に対して加速してダメージを与える影響を低減でき ると考えられる.

スロットアンテナ方式によるマイクロ波励起プラズマ は、液中気泡内でのプラズマ生成により、液中有機物の分 解処理に関わる研究事例がある.メチレンブルー溶液やト リクロロエチレンの分解[14],溶質の分解効率向上に向け たアンテナ機構の開発[15],溶液温度と圧力がメチレンブ ルー分解効率に及ぼす影響[16],オゾンではほとんど分解 されない酢酸やポリビニルアルコール等の難分解性の有機 物質の分解処理[17]等が挙げられる.

マイクロ波はプラズマ生成のための電界を発生させるだけでなく、溶液の加熱にも寄与する.マイクロ波が負荷と 整合する条件でスロットアンテナから効率よく放射されプ ラズマ生成に必要な電界強度に到達し、放電破壊現象を起 こすには、負荷の対象物としてスロットアンテナ近傍にお ける気泡の存在が重要である.スロットアンテナ、気泡、 水が存在する状況下において、電磁界シミュレーションに よりマイクロ波電界強度を計算したところ、気泡がスロッ トアンテナに広がることで高い電界強度が得られることが わかった[15].図1に溶液温度、処理溶液内圧力を変化さ せ、放電開始電力とOH ラジカルの発光強度との関係を示 す.図1より、液体の温度を増加させる、または、処理容 器内の圧力を減少させる、つまり、処理溶液が飽和水蒸気 圧に近づくにつれて、放電に最低限必要なマイクロ波電力



図1 電開始電力および OH 発光強度の液体温度・処理容器内圧 カに対する依存性[16].

は減少し,OH発光強度は増加した.これより,溶液中で マイクロ波励起プラズマの生成効率を高めるためには,ス ロットアンテナ近傍に十分なサイズの気泡が存在すること が重要であるといえる[16].

# 7.5 水を原料ガスとするマイクロ波励起プラズ マによるアッシングプロセスの開発

半導体のデバイスを製造するための個別プロセスとし て、(1)成膜、(2)パターニング、(3)不純物添加、(4)平坦 化、(5)熱処理がある.パターニングにおいては、所望の形 に加工するためにエッチング工程を用いるが、そのために リソグラフィ(露光)工程によって不要な部分と必要部分 を切り分けるための"型"を基板上に作る.このリソグラ フィ工程で"マスク"として利用されるのが、樹脂などの高 分子を含んだ有機溶液をスピンコートによって塗布して作 成するフォトレジスト膜である.レジスト膜は、露光工程 後、現像、エッチング、イオン注入工程を経た後に、レジ スト膜の除去工程、洗浄工程により処理される.トランジ スタ作成には導電型不純物をイオン注入によって半導体に 導入する工程が必要不可欠である.p型半導体にはB(ボロ ン)、n型半導体にはP(リン)、As(ヒ素)が用いられる. イオン注入工程では、マスクとして用いられるレジスト膜 にもイオンが注入されるため、レジストが変性し除去が困 難となる.

従来のレジスト膜除去プロセスとして,SPM (Sulfuric Acid Hydrogen Peroxide Mixture)処理と酸素プラズマに よるアッシングがよく用いられている.SPM 処理は,硫酸 と過酸化水素水を混合し,さらに加熱することでレジスト を除去する方法である.SPM では硫酸と過酸化水素水を混 合した瞬間が最も活性となる[18].しかも温度が高いほど レジスト除去性能が上がるが,過酸化水素水の消耗が激し くなる[19].混合した薬液の分離・再利用には膨大なコス トがかかるため,半導体のレジスト除去プロセスに占める 過酸化水素水や硫酸などの薬品が環境負荷に占める割合は 比較的大きい.

環境負荷を低減するレジスト除去プロセスの1つとし て、オゾンガスを温水にバブリングさせ水蒸気と混合させ た湿潤オゾンを用いる方式が提案されている[20]. 湿潤オ ゾン方式ではオゾンとレジストの反応中に少量の水を加え ることで、レジストを水溶性のカルボン酸に加水分解し水 に溶解させる.オゾンは洗浄効果に加えて反応後は酸素に なるため環境負荷が小さい.しかし、この方式ではイオン 注入により硬化したレジスト膜に対する除去が困難である ことが報告されている[19].

OH ラジカルはオゾンより反応性が高く,その反応性の 高さゆえに残留性が極めて小さく環境への負荷も少ないと 考えられる.OH ラジカルは水を含んだプラズマによって 生成可能である.従って,超純水でプラズマを生成するこ とにより,OH 等の水由来の活性種によるレジスト除去に 加えて洗浄効果も期待できる.

レジスト膜の除去特性を検討した実験装置の概略図を 図2に示す.アクリル樹脂製の容器上部に,石英で封止し た矩形導波管を設置した.容器に常温の超純水を導入し, ウェハ全体が超純水に浸るようにした.2.45 GHz のマイク ロ波を10 kHz,デューティ比(DF)25%の矩形波で発振さ せ,導波管の終端に設けたスロットアンテナより超純水に 照射し強い電磁界を発生させる.容器内は,容器上部に設 けた排気用のポートより液表面の空間にある気体を真空ポ ンプにより排気することで減圧環境(~7 kPa)とした.レ ジスト膜を塗布したシリコン基板は,スロットアンテナ前 方に配置した基板ホルダーに設置した.また,スペーサー を用いることでシリコン基板とスロットアンテナ間の距離



図2 マイクロ波励起液中気泡内プラズマ生成装置の概略図.

#### を調整した.

レジストにはノボラック系ポジ型レジスト (AZ6112; AZ-Electronic Materials)を用いた. Si 基板にレジストを 2000 rpm で20秒間スピンコート法により塗布製膜し,ホッ トプレートにより 100 ℃で1分間プリベークした. レジス ト膜厚は触針式膜厚計で測定した. レジストの初期膜厚 は,0.8-1.2 µmであった. このレジスト膜に70 keVの加速 エネルギーで B, P, Asを5×10<sup>15</sup> 個/cm<sup>2</sup>の面密度でイオ ン注入した.

マイクロ波電力(P=0.45 kW),パルス周波数,デュー ティ比一定のもとでプラズマ照射時間を5-60秒と変化さ せて,イオンを注入していないレジスト膜の除去速度を評 価した.図3にスロットアンテナとレジスト膜間距離*d* を2-4 mmの間で変化させたときの除去速度を示す.いず れの照射距離においても,1µm/分を超える非常に早いレ ジスト膜除去速度が得られ,実際のレジスト膜除去プロセ スに適用可能な速度であることがわかった.また照射距離 をスロットアンテナから遠ざけていくとレジスト膜除去速 度は徐々に減少し3.6 mm付近で急激に減少した.レジス ト膜の除去速度はスロットアンテナーレジスト膜間の距離 に対して強い依存性があることがわかる.

次にイオン注入により硬化したレジスト膜に,マイクロ 波励起気泡プラズマを照射し,レジスト膜の除去特性を調 べた.マイクロ波電力 P=0.45 kW,パルス周波数,デュー ティ比をイオン未注入のレジスト膜処理と同じ条件とし, 照射距離 d=3.6 mm とした.図4にB,P,Asのイオン種 を注入した AZ6112 レジスト膜のプラズマ照射時間に対す るレジスト膜厚の変化の様相を示す.除去速度は,B, P,Asの順で低下するが,いずれのイオン種も極めて高密 度・高加速エネルギーで注入しているにも関わらず,全て 1分以内にレジスト膜が除去されることがわかった[21]. マイクロ波励起液中気泡プラズマは,硬化したレジスト膜 に対しても非常に早い除去性能を有していることがわか る.また,プラズマ照射時の基板裏面の温度を熱電対によ り計測したところ,50秒の液中プラズマ照射によって 15℃程度の温度上昇であることがわかった.これより,従



図3 イオン未注入フォトレジスト膜に対する除去速度のスロッ トアンテナ-基板間距離依存性[21].

来のレジスト膜除去手法に比べ,かなり低温条件でレジス ト膜が除去できることがわかった.本方式は,熱に弱い材 料を用いたデバイスに対するレジスト膜除去プロセスに有 用であると考えられる.

このような極めて高速のレジスト膜除去性能をもたらす 因子が OH ラジカルであるとすると、金属配線などを酸化 しデバイスの性能が劣化する可能性が考えられる. そこ で、シリコン基板上に 200 nm の銅薄膜をマグネトロンス パッタリングにより成膜したサンプル基板を用いて、体積 抵抗率およびX線光電子分光法(XPS)を用いて表面原子 の化学状態調べた. プラズマ照射条件はイオン注入レジス ト膜処理時と同一条件とし、照射時間30秒の基板と未照 射の基板を比較した.体積抵抗率はプラズマ照射前が 3.78×10<sup>-6</sup>Ωm, 30秒のプラズマ後は3.43×10<sup>-6</sup>Ωmで あった. 銅薄膜の体積抵抗率変化からは酸化による影響 は見られなかった. 銅薄膜を XPS 計測した結果を図5に示 す.Cu2p3/2(932.8±0.1 eV)および Cu2p1/2(952.5±0.1 eV) のスペクトル形状およびピークの束縛エネルギーは、プラ ズマ照射前後でほぼ同一であり、酸素と銅の結合割合が増 えることによって生じる化学結合の変化(ケミカルシフ ト)は観測されなかった.以上より、本手法によるレジス ト膜除去プロセス時の金属配線に対する酸化ダメージの影



図4 イオン注入フォトレジスト膜厚の処理時間依存性[21].



図5 マイクロ波励起液中気泡内プラズマ照射前後の Cu 2p スペ クトル.

響は少ないと考えられる.このようなレジスト膜の除去特性は,水が解離することによりできる様々なラジカル,イ オン種が関与すると考えられる.ラジカル密度やプラズマ 密度の空間分布計測,レジスト除去速度との相関に関して は,今後の課題である.

# 7.6 ミニマル規格に適合するマイクロ波励起プ ラズマ装置の開発

水を原料ガスとするマイクロ波励起プラズマによるレジ スト除去性能の原理検証には、19 inch ラックサイズの最大 出力 1.2 kW のマグネトロンを用いたマイクロ波電源を用 いていた. ミニマルファブ[22-24]の規格に適合させるた め, 放電開始のためのマイクロ波電力の大幅な低減化, 半 導体発振型のマイクロ波電源、同軸ケーブル型のマイクロ 波の整合回路と伝送回路,液中気泡内のプラズマ生成方式 から水蒸気プラズマへの変更、アンテナ形状の改良等によ り、ミニマル規格の筐体内に全ての構成部品に収納するこ とを実現した.近年のパワー半導体の研究開発の発展によ りマイクロ波電源の小型化が進んでいたこと、同軸型のマ イクロ波パーツの研究開発が国内でなされていたことなど が幸いした. 試作した装置の外観図を図6に示す. 超純水 はボトルタンクから供給され、装置内部に設置したイオン 交換樹脂を通じて,処理室へと送液される. 超純水を原料 ガスとするプラズマによるアッシング処理がなされた後, 廃液は排水タンクに送られる. 1回のプロセスに利用する 液量は、試作機の段階で30 cc 程度であった. 生産装置とし て利用するために、レジスト除去速度の面内均一性の向上 が必要であったため、アンテナ形状の改良を行った. アン テナ形状の改良前後の、マイクロ波励起の水蒸気プラズマ の発光様相を図7に示す[25]. 2.45 GHz のマイクロ波の 投入電力を100 Hzの矩形波により変調した.マイクロ波出 力のDFは、連続発振(CW)、30%、60%とし、平均投入 電力 (Pavg) は 60 W と固定した. 改良型アンテナによ り、1スロットアンテナと比べて発光領域が拡がっている こと分かる. ミニマル規格に適合するマイクロ波励起プラ ズマ装置を用い, ハーフインチウェハに対して, レジスト 除去を行った. ポジ型レジストを用い, 膜厚は 0.7 μm とし



図6 マイクロ波を用いた水蒸気アッシング装置の外観図.

た.アンテナとウェハ間の距離は、3.5 mm とした.図8に レジスト除去速度の径方向分布を示す.DF=30%の条件 は,他の処理条件と比較してウェハ中心でのレジスト除去 速度が遅いものの4µm/min 程度の除去速度があり、さら に,径方向のレジスト除去速度の均一性が向上を実現して いることがわかる[25].マイクロ波電力,変調周波数, DF がレジスト除去速度の面内分布に及ぼす影響は、プラ ズマ生成メカニズムの検討、プラズマ中の化学種の診断, 様々な電子デバイスの電気特性評価を行い,検討を進めて いく予定である.

# 7.7 まとめ

ミニマルファブに対応した,マイクロ波励起の水蒸気プ ラズマによるアッシング装置を開発した.原料ガスとなる 水蒸気は,超純水を減圧させることで発生させる方式であ るため,流量制御器,気化器,配管の加熱機構等を必要と しないことが特長である.本アッシング手法は,イオン注 入により硬化したレジスト膜に対して高い除去速度を有し ている.ドライプロセスを用いたアッシング装置を,危険 な薬品を用いたウェットプロセスによるレジスト除去工程 との置き換えを実現することができれば,環境負荷の低減 につながる.そのためには,プラズマによるダメージがデ バイスに及ぼす影響を系統的かつ定量的に明らかにする必 要がある.

話は少し変わるが, 近年のICチップの薄型化・小型化に



(a) 1 slot antenna

(b) Modified antenna

図7 マイクロ波励起の水蒸気プラズマの発光様相. (a)1ス ロットアンテナ(b)改良型アンテナ[25].



対応するため, IC チップをパッケージングする後工程と呼 ばれる半導体製造工程においても,実装技術としてプラズ マアッシングを適用する技術開発が進められている[26]. このように,半導体製造工程において,ドライプロセスに よるアッシング技術は,前工程だけではなく後工程でも, 微細加工技術として利用されつつあり,アッシング技術の 高度化に対する要望は潜在的に存在しているものと考えら れる.

なお、本章では具体的な記載をしなかったが、他の酸素 プラズマアッシング装置とのレジスト除去工程の置き換え による評価と検討は、ミニマル規格のマイクロ波励起水蒸 気プラズマ装置の標準的な条件のもとで、実施済みであ る.製作したトランジスタの電気特性は、ほぼ同等である ことを確認している[27].現在進行中の実用機としてのプ ロセスの安定化と高度化の装置開発と並行して、高性能化 をめざした研究開発のためにこれらの課題に取り組んでい くことで、本手法がカバーできるレジスト除去プロセスの 拡大と、液体を原料ガスとする新たなプラズマプロセスの 創出へとつなげていく予定である、

# 謝 辞

本研究を立ち上げ,研究開発を遂行するにあたり,大阪 市立大学の堀邊英夫教授,産業技術総合研究所の原 史朗 氏,KHUMPUANG Sommawan 氏,株式会社米倉製作所, 立山マシン株式会社,ミニマルファブ推進機構,株式会社 プラズマアプリケーションズの神藤正士氏にご協力をいた だいた.感謝申し上げる.

# 参考文献

- [1] Y. Tanaka et al., J. Phys. Conf. Ser. 406, 012001 (2012).
- [2] 山口義博 他:溶接学会論文集 31, 193 (2013).
- [3] 成島 隆 他:日本金属学会誌 76,229 (2012).
- [4] S. Nomura et al., Appl. Phys. Lett. 88, 211503 (2006).
- [5] 渡辺隆行:プラズマ・核融合学会誌 95,27 (2019).
- [6] H.G. Booker, J. IEE. 93, 620 (1946).
- [7] W.H. Watson: Oxford 137, 56 (1947).
- [8] K. Komachi and S. Kobayashi, J. Microwave Power Electromagn. 24, 140 (1989).
- [9] M.Nagatsu et al., Jpn. J. Appl. Phys. 35, L341 (1996).
- [10] 永津雅章, 菅井秀郎:プラズマ・核融合学会誌 72,658 (1996).
- [11] T. Ishijima et al., Jpn. J. Appl. Phys. 49, 086002 (2010).
- [12] T. Ishijima *et al.*, Jpn. J. Appl. Phys. **50**, 036002 (2011).
- [13] 菅井秀郎:プラズマ・核融合学会誌 86,28 (2010).
- [14] T. Ishijima et al., Appl. Phys. Lett. 91, 121501 (2007).
- [15] T. Ishijima *et al.*, Plasma Source Sci. Technol. 19, 116004 (2009).
- [16] R. Saito et al., Curr. Appl. Phys. 11, S195 (2011).
- [17] T. Ishijima et al., Trans. Mater. Res. Soc. Jpn. 36, 475 (2011).
- [18] 堀邊英夫:日本接着学会誌 46,109 (2010).
- [19] 速水直哉,田家真紀子,東芝レビュー 64,38 (2009).
- [20] S. Noda et al., J. Adv. Oxid. Technol. 6, 132 (2003).
- [21] T. Ishijima et al., Appl. Phys. Lett. 103, 142101 (2013).
- [22] S.Khumpuang*etal.*, IEEJ Trans. Sensors Micromachines 133, 272 (2013).
- [23] S. Khumpuang *et al.*, IEEE Trans. Semiconduct. M. 28, 393 (2015).
- [24] S. Khumpuang *et al.*, IEEE Trans. Semiconduct. M. 28, 551 (2015).
- [25] T. Aizawa et al., Proc. Int. Conf. Dry Process Symp. (2018).
- [26] 森川泰宏:エレクトロニクス実装学会誌 20,185 (2017).
- [27] 三浦典子 他:第78回応用物理学会秋季学術講演会 講 演予稿集 6p-C21-10 (2017).

# ☞──☞── 小特集執筆者紹介 ────



原 史朗

幼稚園でアキバデビュー.小学生の頃は電気 アイデア製作集の工作に熱中.中学の時は TTL回路を作って遊んでいた.学部4年で, 最初にLord Kelvinの仕事関数発見論文に感

動.修士で,オージェ電子分光装置制御システムを手作り.90 年工学博士(早稲田大学).93年電子技術総合研究所.現在,産 総研首席研究員兼ミニマルシステムグループ長.2007年,ミニ マルファブ構想を着想,実用化推進.ミニマルファブ推進機 構・ファブシステム研究会代表.趣味 fitbit ウォーキング.



た なか ひろ ゆき 田 中 宏 幸

国立研究開発法人 産業技術総合研究所 イン ダストリアルCPS研究センター ミニマル試作 研究チーム.1990年青山学院大学物理学専攻 修士取得.住友金属工業株式会社,横河ソリューションサービ

ス株式会社を経て,2015年より現職.現在,テクニカルスタッ フとしてミニマルファブの装置開発に従事.週末は,ジャズと ゴルフでスイングを嗜んでいる.



# KHUMPUANG Sommawan

産業技術総合研究所 ミニマルシステムグルー プ 主任研究員.博士(工学).2006年立命館大 学理工学研究科博士課程修了,2007年ドイ ツ・フライブルク大学勤務.2011年産業技術

総合研究所入所と同時に、ミニマルファブの開発を原と共に 推進. ミニマルファブ装置を立ち上げ、デバイス試作を実 現. 最近は、7歳の娘にプラズマ装置などのミニマル装置を体 験させながら、半導体製造プロセスを教え込んでいる. 趣味は ベーガリーとキャラクター弁当作り. お気に入りは田園ジョ ギング.



# 野沢善幸

SPP テクノロジーズ株式会社 技術部 担当部 長.1992年3月,京都工芸繊維大学大学院物質 工学専攻修士課程修了.同年 住友金属工業(株) 入社.その後,2000年 住友 精密工業(株)入

社,2011年 分社化した SPP テクノロジーズ(株)へ出向.現在に 至る.これまで、ドライエッチング装置、アッシング装置の研 究開発ならびにデバイス量産向け製品化・安定稼働化業務に 従事.



# 宮崎俊也

SPP テクノロジーズ株式会社 技術部 シニア マネージャー.1992年3月,愛媛大学大学院電 気工学専攻修士課程修了.同年 住友金属工業 ㈱入社.その後,㈱アルバックを経て,2012年

SPP テクノロジーズ㈱入社,現在に至る.これまで,ドライ エッチング装置,不揮発性メモリーエッチング装置,アッシン グ装置,プラズマ成膜装置の研究開発ならびにデバイス量産 向け製品化・安定稼働化業務に従事.



# 速水利泰

住友精密工業株式会社 取締役専務執行役員 兼 SPP テクノロジーズ株式会社代表取締役社 長. 1985年3月,九州大学大学院電気工学専攻 修士課程修了.同年 住友金属工業㈱入社.そ

の後,東京エレクトロン㈱を経て,2006年住友精密工業㈱入 社,2011年 分社化した SPP テクノロジーズ㈱へ出向.現在に 至る.高性能プラズマソース,それを応用したドライエッチン グ装置,プラズマ成膜装置の研究開発ならびにデバイス量産 向け製品化業務に従事.



# 小木曽久人

産業技術総合研究所 製造技術研究部門 積層 加工システム研究グループ 主任研究員 博士 (工学) ミニマルファブ装置開発に引き続き, 現在は金属 AM 装置の開発などに従事してい

ます. この分野は日本が立ち遅れているので,何が我々にでき るのかについては日々模索中です. 趣味は写真撮影とクラ シック音楽. 撮影に出かけたり,職場のみなさんとアンサンブ ルなどを楽しんでいましたが, COVID-19の影響で趣味活動は 控えめな状態です.



# 高橋和貴

東北大学 大学院工学研究科 電気エネルギー システム専攻准教授.博士(工学).RF プラズ マを用いた電気推進開発,磁気ノズル中のプ ラズマダイナミクス,ミニマルファブ装置開

発を中心に実験を行っている.最近はロードバイクでのサイ クリング,エアロバイクでの屋内トレーニング,食生活の改 善,DIY に勤しんでいる.お気に入りは,木工で制作した息子 の自転車置き場.



# 後藤哲也

東北大学未来科学技術共同研究センター教 授,博士(理学)(筑波大).ミラープラズマの 単損失イオン測定で博士取得後,エッチング や成膜向けの半導体製造用プラズマ装置技

術,及び半導体デバイス・プロセスの研究開発に携わってき ました.研究を進める中で,プラズマの多様性・有用性を実感 することが多いです.趣味はテニスで,課題点が多く試行錯誤 の連続ですが,楽しくプレーしています.



# 石島達夫

金沢大学自然科学研究科電子情報科学専攻・ 教授.理学博士(筑波大).非熱平衡プラズマ の生成法とその応用に関わる研究・教育に従 事.最近は,主にアジア圏の海外の方々との研

究教育に関わる交流活動が増えてきました.来年から小学生 になる次女とは、父親離れするまでのひとときとして楽しん でいます.